-
公开(公告)号:CN108333567A
公开(公告)日:2018-07-27
申请号:CN201810438204.1
申请日:2018-05-09
申请人: 中国电子科技集团公司第三十八研究所
IPC分类号: G01S7/40
摘要: 本发明提供一种数字阵列模块交互式测试装置及测试方法,装置内部电路主要包括电源模块、晶体振荡器、时钟电路、本振源、本振放大功分、信号产生及采集、功率合成模块、计算机。系统通过电源线接220V市电,计算机通过网线与测试装置连接。本发明的测试方法采用系统和被测组件互动的交互式测试方法,数据传输采用UDP传输协议,系统和被测组件通过网络及光纤通讯,快速完成测试。系统应用了频率自动切换、模式自主选择、数据高速传输等技术,解决了数字阵列模块测试必须依赖微波仪表的难题,测试成本低,测试效率高。
-
公开(公告)号:CN114978108B
公开(公告)日:2024-09-17
申请号:CN202210570612.9
申请日:2022-05-24
申请人: 中国电子科技集团公司第三十八研究所
摘要: 本发明公开一种CIC和FIR滤波器级联方案设计方法及系统,属于基带处理技术领域,方法包括:在matlab里仿真抽取/内插过程中不同滤波方案中CIC和FIR幅频级联效果;根据不同滤波方案对应的幅频级联效果,结合程序的资源余量,确定CIC和FIR滤波器级联方案。本发明通过在matlab中准确仿真CIC和FIR频域级联效果,根据不同滤波方案的幅频级联效果,结合程序的资源余量,精确地选择CIC级数和FIR阶数,以最合适、最少的资源达到系统要求,满足所需滤波效果,在实际的基带处理中具有较大的应用意义。
-
公开(公告)号:CN114978108A
公开(公告)日:2022-08-30
申请号:CN202210570612.9
申请日:2022-05-24
申请人: 中国电子科技集团公司第三十八研究所
摘要: 本发明公开一种CIC和FIR滤波器级联方案设计方法及系统,属于基带处理技术领域,方法包括:在matlab里仿真抽取/内插过程中不同滤波方案中CIC和FIR幅频级联效果;根据不同滤波方案对应的幅频级联效果,结合程序的资源余量,确定CIC和FIR滤波器级联方案。本发明通过在matlab中准确仿真CIC和FIR频域级联效果,根据不同滤波方案的幅频级联效果,结合程序的资源余量,精确地选择CIC级数和FIR阶数,以最合适、最少的资源达到系统要求,满足所需滤波效果,在实际的基带处理中具有较大的应用意义。
-
公开(公告)号:CN113630296A
公开(公告)日:2021-11-09
申请号:CN202111013651.0
申请日:2021-08-31
申请人: 中国电子科技集团公司第三十八研究所
IPC分类号: H04L12/26
摘要: 本发明涉及一种LVDS传输延迟窗口自动测试方法及系统,应用于服务器端,包括以下步骤:S11、获取LVDS数据线上自定义传输的初始值数据;S12、获取延迟值相对应的最终数据,通过与初始值数据进行比较,以获取最优延迟值;S13、接收最优延迟值,并切换到正常的LVDS传输模式。本发明通过获取LVDS的初始值数据,将延迟值对应的最终数据与初始值数据进行比较,得到最优的延迟值,在最优的延迟值情况下切换LVDS传输模式,实现LVDS数据正确接收。
-
公开(公告)号:CN208172243U
公开(公告)日:2018-11-30
申请号:CN201820685336.X
申请日:2018-05-09
申请人: 中国电子科技集团公司第三十八研究所
IPC分类号: G01S7/40
摘要: 本实用新型提供一种数字阵列模块交互式检测装置,装置内部电路主要包括电源模块、晶体振荡器、时钟电路、本振源、本振放大功分、信号产生及采集、功率合成模块、计算机。系统通过电源线接220V市电,计算机通过网线与测试装置连接。本实用新型采用装置和被测组件互动的交互式测试方法,装置和被测组件通过网络及光纤通讯,快速完成测试。装置应用了频率自动切换、模式自主选择、数据高速传输等技术,解决了数字阵列模块测试必须依赖微波仪表的难题,测试成本低,测试效率高。(ESM)同样的发明创造已同日申请发明专利
-
公开(公告)号:CN205656301U
公开(公告)日:2016-10-19
申请号:CN201620388802.9
申请日:2016-05-03
申请人: 中国电子科技集团公司第三十八研究所
IPC分类号: G01S7/40
摘要: 本实用新型涉及一种雷达激励源类插件的指标调试和自动测试装置,包括时序控制单元,时序控制单元分别与上位机、被测件双向通讯,时序控制单元的输出端与微波开关的第一输入端相连,微波开关的第二输入端接被测件输出的多路射频信号,微波开关的输出端接测试仪表,晶振模块的输出端与基准信号产生单元的输入端相连,基准信号产生单元的第一输出端输出时钟信号至时序控制单元,基准信号产生单元的第二输出端输出时钟信号至被测件。本装置具有统一的电源和控制接口,可以实现与被测件之间的“盲插”连接,接口形式简单,扩展方便,通用性强,仪表资源占用少,智能化程度高,雷达型号覆盖范围广,指标自动化测试程度高。
-
-
-
-
-