-
公开(公告)号:CN107346973B
公开(公告)日:2020-10-30
申请号:CN201710552666.1
申请日:2017-07-07
申请人: 中国电子科技集团公司第二十四研究所
摘要: 本发明公开了一种基于DAC和Sub ADC采样网络分时复用的无采保流水线模数转换器技术,主要应用于集成电路领域,特别是采用流水线结构进行设计的模数转换器领域,该技术将无采保结构流水线模数转换器第一级的余量增益放大电路(MDAC)的采样保持单元与第一级子模数转换器(Sub ADC)的采样保持单元进行分时复用,从而达到消除无采保结构流水线模数转换器MDAC采样保持通路与Sub ADC采样保持通路失配问题,提高无采保流水线模数转换器性能。
-
公开(公告)号:CN109375699B
公开(公告)日:2020-04-21
申请号:CN201811345542.7
申请日:2018-11-13
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: G05F3/26
摘要: 本发明公开了一种具有高线性度的电压电流转换电路,包括输入电阻、跨导放大器、第一及第二场效应管、放大器输出电平产生装置。输入电阻的一端与输入电压相连,另一端与跨导放大器的反相输入端及第一场效应管的漏极及栅极相连,跨导放大器的正向输入端接地,第一场效应管的栅极还直接与第二场效应管的栅极相连,第一场效应管的源极与跨导放大器的输出端相连,跨导放大器的输出端还直接与第二场效应管的源极相连,第二场效应管的源极还直接与放大器输出电平产生装置相连,第二场效应管的漏极用于输出电流。本发明采用负反馈电路和线性元件进行电压电流转换,消除场效应管转换的非线性影响,极大提高电压电流转换电路的线性度。
-
公开(公告)号:CN107346973A
公开(公告)日:2017-11-14
申请号:CN201710552666.1
申请日:2017-07-07
申请人: 中国电子科技集团公司第二十四研究所
摘要: 本发明公开了一种基于DAC和Sub ADC采样网络分时复用的无采保流水线模数转换器技术,主要应用于集成电路领域,特别是采用流水线结构进行设计的模数转换器领域,该技术将无采保结构流水线模数转换器第一级的余量增益放大电路(MDAC)的采样保持单元与第一级子模数转换器(Sub ADC)的采样保持单元进行分时复用,从而达到消除无采保结构流水线模数转换器MDAC采样保持通路与Sub ADC采样保持通路失配问题,提高无采保流水线模数转换器性能。
-
公开(公告)号:CN109375699A
公开(公告)日:2019-02-22
申请号:CN201811345542.7
申请日:2018-11-13
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: G05F3/26
摘要: 本发明公开了一种具有高线性度的电压电流转换电路,包括输入电阻、跨导放大器、第一及第二场效应管、放大器输出电平产生装置。输入电阻的一端与输入电压相连,另一端与跨导放大器的反相输入端及第一场效应管的漏极及栅极相连,跨导放大器的正向输入端接地,第一场效应管的栅极还直接与第二场效应管的栅极相连,第一场效应管的源极与跨导放大器的输出端相连,跨导放大器的输出端还直接与第二场效应管的源极相连,第二场效应管的源极还直接与放大器输出电平产生装置相连,第二场效应管的漏极用于输出电流。本发明采用负反馈电路和线性元件进行电压电流转换,消除场效应管转换的非线性影响,极大提高电压电流转换电路的线性度。
-
公开(公告)号:CN106130496A
公开(公告)日:2016-11-16
申请号:CN201610443177.8
申请日:2016-06-20
申请人: 中国电子科技集团公司第二十四研究所
CPC分类号: H03G3/30 , H03F1/0211 , H03F1/483
摘要: 本发明公开了一种运算放大器增益提高电路,通过增加运算放大器有效跨导的方法提高增益。具体做法为:将传统折叠式运算放大器的尾电流源拆分成两部分,一部分继续保持尾电流源功能,另一部分作为运算放大器的第二个输入端口M2;或者在共源共栅结构中,将输入MOS管M2漏极以上电路拆分成两部分,一部分保持共源共栅结构,另一部分作为运算放大器的第二个输入端口M1。以上两种实现方法都能够提高流过输出节点的电压变化量增加,从而提高有效输入跨导,进而提高运算放大器增益。所述技术不需要增加输入MOS尺寸或者电流就能实现等效跨导提高的目的,电路实现简单,硬件消耗小,增益提高效果明显。
-
公开(公告)号:CN104901656B
公开(公告)日:2018-09-25
申请号:CN201510345646.8
申请日:2015-06-19
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03K5/01
摘要: 本发明提供一种数字滤波去抖动的方法及其装置,所述方法包括:滤除时钟输入信号中的毛刺,生成相应初始时钟输出信号,其中,所述时钟输入信号包括第一时钟输入信号与第二时钟输入信号;将所述初始时钟输出信号反相运算,生成第一时钟输出信号与第二时钟输出信号;根据反馈的所述第一时钟输出信号与所述第二时钟输出信号电平高低,导通或断开对应的开关,连通触发器对应的时钟输入信号,滤除所述第一时钟输入信号或/和所述第二时钟输入信号中的抖动。本发明实现时钟输入信号的滤波和去抖动,并且在数字滤波的过程中,还可滤除输入信号产生的毛刺;本装置的结构简单、功耗低,且易于实现,不仅可实现滤波和去抖动,还增加装置的负载能力。
-
公开(公告)号:CN106130496B
公开(公告)日:2018-09-18
申请号:CN201610443177.8
申请日:2016-06-20
申请人: 中国电子科技集团公司第二十四研究所
摘要: 本发明公开了一种运算放大器增益提高电路,通过增加运算放大器有效跨导的方法提高增益。具体做法为:将传统折叠式运算放大器的尾电流源拆分成两部分,一部分继续保持尾电流源功能,另一部分作为运算放大器的第二个输入端口M2;或者在共源共栅结构中,将输入MOS管M2漏极以上电路拆分成两部分,一部分保持共源共栅结构,另一部分作为运算放大器的第二个输入端口M1。以上两种实现方法都能够提高流过输出节点的电压变化量增加,从而提高有效输入跨导,进而提高运算放大器增益。所述技术不需要增加输入MOS尺寸或者电流就能实现等效跨导提高的目的,电路实现简单,硬件消耗小,增益提高效果明显。
-
公开(公告)号:CN104901656A
公开(公告)日:2015-09-09
申请号:CN201510345646.8
申请日:2015-06-19
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03K5/01
摘要: 本发明提供一种数字滤波去抖动的方法及其装置,所述方法包括:滤除时钟输入信号中的毛刺,生成相应初始时钟输出信号,其中,所述时钟输入信号包括第一时钟输入信号与第二时钟输入信号;将所述初始时钟输出信号反向运算,生成第一时钟输出信号与第二时钟输出信号;根据反馈的所述第一时钟输出信号与所述第二时钟输出信号电平高低,导通或断开对应的开关,连通触发器对应的时钟输入信号,滤除所述第一时钟输入信号或/和所述第二时钟输入信号中的抖动。本发明实现时钟输入信号的滤波和去抖动,并且在数字滤波的过程中,还可滤除输入信号产生的毛刺;本装置的结构简单、功耗低,且易于实现,不仅可实现滤波和去抖动,还增加装置的负载能力。
-
-
-
-
-
-
-