-
公开(公告)号:CN117054847B
公开(公告)日:2024-04-19
申请号:CN202310959594.8
申请日:2023-07-31
申请人: 中国矿业大学
IPC分类号: G01R31/28 , G06F30/373
摘要: 本发明公开了一种评估VCO相位噪声灵敏度的方法,包括以下步骤:S1,利用仿真软件测量振荡器单元VCO模块的本征RMS_Jitter1;S2,对目标元器件并联电流源器件,并进行PSS+Pnoise仿真,得到RMS_Jitter2;S3,对不同位置的目标元器件分别并联电流源器件,得到RMS_Jitter3、……RMS_JitterN;S4,将RMS_Jitter2、RMS_Jitter3、……RMS_JitterN分别与RMS_Jitter1的值进行比较,找到对晶体管影响最大的目标元器件,对此目标元器件进行优化。使用该仿真方法简单,可以找到不同VCO架构中不同器件噪声对RMS_Jitter的恶化影响程度,并且可以针对性的进行相位噪声优化,提供了具体电路的相位噪声优化方向,具备一定的工程价值。
-
公开(公告)号:CN117872903A
公开(公告)日:2024-04-12
申请号:CN202410067400.8
申请日:2024-01-17
申请人: 中国矿业大学
IPC分类号: G05B19/042
摘要: 本发明一种基于LIN总线信号控制的斜率控制电路及方法,属于LIN总线信号控制技术领域。基于LIN总线信号控制的斜率控制电路包括电压采集电路、反馈控制电路、负载电路;负载电路通过LIN引脚与电压采集电路的输入端相连;电压采集电路的输出端与反馈控制电路的输入端相连,反馈控制电路的输出端与LIN引脚相连,电压采集电路包括采样保持电路S/H;本发明通过采样保持电路S/H,并配合电压采集电容,可以取出LIN总线上电压在采集周期内电压的变化,能基于LIN芯片外部的LIN信号变化作出准确的响应;使用了闭环反馈控制电路能使LIN总线电压上升沿和下降沿的速率保持恒定;另外本发明的电路简单,成本低。
-
公开(公告)号:CN118400221A
公开(公告)日:2024-07-26
申请号:CN202410689721.1
申请日:2024-05-30
申请人: 中国矿业大学
IPC分类号: H04L12/40
摘要: 本发明公开了一种低延迟LIN总线控制电路及控制方法,控制电路包括电阻R1、电阻R1分别与电容C2、C3、NMOS管M2相连,还包括开关、电流镜等器件组成低延迟LIN总线控制电路,通过低延迟LIN总线控制电路的控制方法,当发送端TXD信号变化时,电压节点VG电压能够提前变化;下拉管M2的栅端电压从非0V电压进行上升或从非VDD电压进行下降,从而达到LIN总线对TXD发来的信号延迟会减小。
-
公开(公告)号:CN118400221B
公开(公告)日:2024-10-15
申请号:CN202410689721.1
申请日:2024-05-30
申请人: 中国矿业大学
IPC分类号: H04L12/40
摘要: 本发明公开了一种低延迟LIN总线控制电路及控制方法,控制电路包括电阻R1、电阻R1分别与电容C2、C3、NMOS管M2相连,还包括开关、电流镜等器件组成低延迟LIN总线控制电路,通过低延迟LIN总线控制电路的控制方法,当发送端TXD信号变化时,电压节点VG电压能够提前变化;下拉管M2的栅端电压从非0V电压进行上升或从非VDD电压进行下降,从而达到LIN总线对TXD发来的信号延迟会减小。
-
公开(公告)号:CN117872903B
公开(公告)日:2024-07-12
申请号:CN202410067400.8
申请日:2024-01-17
申请人: 中国矿业大学
IPC分类号: G05B19/042
摘要: 本发明一种基于LIN总线信号控制的斜率控制电路及方法,属于LIN总线信号控制技术领域。基于LIN总线信号控制的斜率控制电路包括电压采集电路、反馈控制电路、负载电路;负载电路通过LIN引脚与电压采集电路的输入端相连;电压采集电路的输出端与反馈控制电路的输入端相连,反馈控制电路的输出端与LIN引脚相连,电压采集电路包括采样保持电路S/H;本发明通过采样保持电路S/H,并配合电压采集电容,可以取出LIN总线上电压在采集周期内电压的变化,能基于LIN芯片外部的LIN信号变化作出准确的响应;使用了闭环反馈控制电路能使LIN总线电压上升沿和下降沿的速率保持恒定;另外本发明的电路简单,成本低。
-
公开(公告)号:CN117054847A
公开(公告)日:2023-11-14
申请号:CN202310959594.8
申请日:2023-07-31
申请人: 中国矿业大学
IPC分类号: G01R31/28 , G06F30/373
摘要: 本发明公开了一种评估VCO相位噪声灵敏度的方法,包括以下步骤:S1,利用仿真软件测量振荡器单元VCO模块的本征RMS_Jitter1;S2,对目标元器件并联电流源器件,并进行PSS+Pnoise仿真,得到RMS_Jitter2;S3,对不同位置的目标元器件分别并联电流源器件,得到RMS_Jitter3、……RMS_JitterN;S4,将RMS_Jitter2、RMS_Jitter3、……RMS_JitterN分别与RMS_Jitter1的值进行比较,找到对晶体管影响最大的目标元器件,对此目标元器件进行优化。使用该仿真方法简单,可以找到不同VCO架构中不同器件噪声对RMS_Jitter的恶化影响程度,并且可以针对性的进行相位噪声优化,提供了具体电路的相位噪声优化方向,具备一定的工程价值。
-
-
-
-
-