OFDM的频率偏移估计的判决方法

    公开(公告)号:CN101621493B

    公开(公告)日:2012-12-05

    申请号:CN200910304753.0

    申请日:2009-07-23

    IPC分类号: H04L27/26

    摘要: 本发明提供了一种OFDM的频率偏移估计的判决方法,属于通信技术领域。所述方法包括:根据系统频率偏移参数的范围变化设置短自相关器的相关长度和长自相关器的相关长度;根据短自相关器的相关长度和长自相关器的相关长度,运算求得短自相关器的峰值和所述长自相关器的峰值;根据短自相关器的峰值估算大范围频率偏移估计初值,根据长自相关器的峰值估算小范围频率偏移估计初值;根据系统频率偏移参数的范围变化,确定频率偏移取值判决器的架构类型和频率偏移分段范围;根据频率偏移取值判决器的架构类型、频率偏移分段范围、大范围频率偏移估计初值和小范围频率偏移估计初值确定频率偏移的结果。本发明降低了该频率同步算法的运算复杂度。

    多相加比选前向回溯Viterbi译码器

    公开(公告)号:CN102739261B

    公开(公告)日:2015-10-28

    申请号:CN201110087983.3

    申请日:2011-04-08

    IPC分类号: H03M13/41

    摘要: 本发明公开了一种多相加比选前向回溯Viterbi译码器包括分支度量单元、多相加比选单元、路径度量存储单元及前向回溯幸存路径存储单元;所述分支度量单元从接收到的信道符号中计算分支度量值;根据本发明提供的用于WLAN MIMO-OFDM系统多相加比选前向回溯Viterbi译码器,通过增加少量减法器和选择器来实现加比选按照奇数和偶数状态多相处理,减少近40%运算逻辑。另外将RE法思想引入到回溯算法中,采用前向回溯处理方式减小了译码延时,并减少存储器块的个数和读写存储器次数,与传统后向回溯比,可减小25%的译码延时。

    一种基于导频进行OFDM剩余相位跟踪的方法

    公开(公告)号:CN102025672B

    公开(公告)日:2014-01-29

    申请号:CN200910092879.6

    申请日:2009-09-09

    IPC分类号: H04L27/26

    摘要: 本发明公开了一种基于导频进行正交频分复用系统(OFDM)剩余相位跟踪的方法,包括:根据是否有较大的相位噪声和是否为快变信道,配置相位补偿模式为滞后补偿模式或正常补偿模式;将经过均衡后的l个导频与l-1个剩余相位的复指数相乘,求取与实际预估导频值仅存Δφ相位差的l个导频值;基于数据导频,求取当前第l个OFDM解调符号的相位增量值,并对当前求取的相位增量值求平均;对l,l-1,l-2,......l-N+1个增量相位值求迭代平均;根据设定的补偿模式,求取相位增量值的复指数,并将复指数与OFDM接收数据相乘,实现对剩余相位的跟踪补偿。利用本发明可以在频域上基于OFDM的导频进行剩余相位跟踪,很好的解决了传统的相位跟踪方法易受噪声影响、以及估计相位超过(-π,π)的问题。

    基于存储器折叠架构优化的低功耗LDPC译码器

    公开(公告)号:CN102201817B

    公开(公告)日:2013-03-06

    申请号:CN201010132080.8

    申请日:2010-03-24

    IPC分类号: H03M13/11

    摘要: 本发明公开了一种基于存储器折叠架构优化的低功耗LDPC译码器,包括输入缓存、输出缓存、校验节点运算单元、变量节点运算单元、存储单元、地址产生单元、控制单元以及互联网络。本发明提供的基于存储器折叠架构优化的低功耗LDPC译码器,基于部分并行译码结构,并充分利用译码过程中存储器的读写规律,存储器单元的设计采用一种折叠架构方法,成倍降低存储器的读写操作次数,从而可大幅度的降低译码器的功耗。该存储器架构方法,不改变具体的LDPC译码算法,完全不影响误码性能和电路时序,因此可以适用于不同类型和不同标准的LDPC译码器,包含规则和非规则类型的。

    适用于准循环LDPC译码的译码器

    公开(公告)号:CN102064835B

    公开(公告)日:2014-01-29

    申请号:CN200910237834.3

    申请日:2009-11-11

    IPC分类号: H03M13/11

    摘要: 本发明公开了一种适用于准循环LDPC译码的译码器,包含:控制单元、地址产生单元、信道值存储单元、交互信息存储单元、矩阵值存储单元、变量节点处理单元、校验节点处理单元、选择单元和输出单元。控制单元根据输入的状态和参数产生合适的控制信号,来协调译码器各个模块的迭代译码处理。本发明提供的译码器采用了交互信息存储单元的最小化设计策略,交互信息存储单元与基矩阵非空值一一对应原则,最大程度减少了存储器的开销。校验节点处理单元采用了一种偏置最小项算法降低实现复杂度,通过合适的偏置量来提高译码性能,同时可利用层次化的方法来构造出任何度数的校验节点处理单元,适用于规则和非规则的LDPC码。

    多相加比选前向回溯Viterbi译码器

    公开(公告)号:CN102739261A

    公开(公告)日:2012-10-17

    申请号:CN201110087983.3

    申请日:2011-04-08

    IPC分类号: H03M13/41

    摘要: 本发明公开了一种多相加比选前向回溯Viterbi译码器包括分支度量单元、多相加比选单元、路径度量存储单元及前向回溯幸存路径存储单元;所述分支度量单元从接收到的信道符号中计算分支度量值;根据本发明提供的用于WLANMIMO-OFDM系统多相加比选前向回溯Viterbi译码器,通过增加少量减法器和选择器来实现加比选按照奇数和偶数状态多相处理,减少近40%运算逻辑。另外将RE法思想引入到回溯算法中,采用前向回溯处理方式减小了译码延时,并减少存储器块的个数和读写存储器次数,与传统后向回溯比,可减小25%的译码延时。

    适用于准循环LDPC译码的译码器

    公开(公告)号:CN102064835A

    公开(公告)日:2011-05-18

    申请号:CN200910237834.3

    申请日:2009-11-11

    IPC分类号: H03M13/11

    摘要: 本发明公开了一种适用于准循环LDPC译码的译码器,包含:控制单元、地址产生单元、信道值存储单元、交互信息存储单元、矩阵值存储单元、变量节点处理单元、校验节点处理单元、选择单元和输出单元。控制单元根据输入的状态和参数产生合适的控制信号,来协调译码器各个模块的迭代译码处理。本发明提供的译码器采用了交互信息存储单元的最小化设计策略,交互信息存储单元与基矩阵非空值一一对应原则,最大程度减少了存储器的开销。校验节点处理单元采用了一种偏置最小项算法降低实现复杂度,通过合适的偏置量来提高译码性能,同时可利用层次化的方法来构造出任何度数的校验节点处理单元,适用于规则和非规则的LDPC码。

    一种基于导频进行OFDM剩余相位跟踪的方法

    公开(公告)号:CN102025672A

    公开(公告)日:2011-04-20

    申请号:CN200910092879.6

    申请日:2009-09-09

    IPC分类号: H04L27/26

    摘要: 本发明公开了基于导频进行正交频分复用系统(OFDM)剩余相位跟踪的方法,包括:根据是否有较大的相位噪声和是否为快变信道,配置相位补偿模式为滞后补偿模式或正常补偿模式;将经过均衡后的l个导频与l-1个剩余相位的复指数相乘,求取与实际预估导频值仅存Δφ相位差的l个导频值;基于数据导频,求取当前第l个OFDM解调符号的相位增量值,并对当前求取的相位增量值求平均;对l,l-1,l-2,......l-N+1个增量相位值求迭代平均;根据设定的补偿模式,求取相位增量值的复指数,并将复指数与OFDM接收数据相乘,实现对剩余相位的跟踪补偿。利用本发明可以在频域上基于OFDM的导频进行剩余相位跟踪,很好的解决了传统的相位跟踪方法易受噪声影响、以及估计相位超过(-π,π)的问题。

    时间粗同步和频率精同步的时域联合估计方法

    公开(公告)号:CN102025671A

    公开(公告)日:2011-04-20

    申请号:CN200910092878.1

    申请日:2009-09-09

    IPC分类号: H04L27/26

    摘要: 本发明公开了一种适用于正交频分复用系统(OFDM)的时间粗同步和频率精同步的时域联合估计方法,该方法包括:对接收端的基带数据序列并行进行小点数长度的自相关运算和大点数长度的自相关运算;实时并行的通过小点数自相关峰值以及通过大点数自相关峰值确定联合确定时间粗同步位置;在时间粗同步位置确认点,根据小点数自相关峰值和大点数自相关峰值联合确定频率检测结果。利用本发明,提高了检测精度,解决了传统的时域同步信息不能检测整数倍频偏而影响后续时间细同步精度、时频联合估计方法中整数倍频偏估计和符号细同步不准确并相互影响,以及时频同步延时长,运算开销大的问题。

    多模式的交织与解交织地址生成方法及装置

    公开(公告)号:CN101882970A

    公开(公告)日:2010-11-10

    申请号:CN200910083505.8

    申请日:2009-05-06

    摘要: 本发明公开了一种多模式的交织与解交织地址生成方法及装置,属于无线通信技术领域。该方法在交织与解交织过程中进行三次数据置换,采用置换合并的方式,具体包括:将交织过程的第二次数据置换操作合并到第一次置换的行顺序写地址中;将交织过程的第三次数据置换操作合并到第一次置换的列顺序读地址中;一次数据写、读操作完成交织与解交织过程的三次置换。本发明有效解决了无线通信系统中多模式的交织与解交织开销大、配置不灵活的问题,可用于IEEE 802.11n/a/g,802.16d/e以及HiperLAN/2等标准中的交织器与解交织器设计,具有很好的参考和实用价值。