一种高速数字视频存储系统

    公开(公告)号:CN103747197A

    公开(公告)日:2014-04-23

    申请号:CN201310676992.5

    申请日:2013-12-11

    IPC分类号: H04N5/76 H04N5/77

    摘要: 本发明提供一种高速数字视频存储系统。该系统包括接口单元、综合处理单元、存储单元、母板和电源;Cameralink摄像机输出数字图像,接口单元将LVDS串行数据转换为并行数据,当综合处理单元接收到主控计算机的记录指令后,接口单元通过母板将数据输出到存储单元,存储单元将图像数据记录写入FLASH芯片阵列。本发明存储速度快,修改少量的代码就可以实现对各种相机的数字记录,并且记录的时间和容量可以根据需要选择。

    一种扩展型Camera Link相机转光纤实时传输系统及方法

    公开(公告)号:CN113630585A

    公开(公告)日:2021-11-09

    申请号:CN202110772932.8

    申请日:2021-07-08

    发明人: 陈二瑞 师恒

    摘要: 本发明涉及一种扩展型Camera Link相机转光纤实时传输系统及方法,以解决现有的图像传输系统不支持扩展型Camera Link图像传输的问题。该系统包括依次连接的Camera Link转光装置、MPO光纤互联传输装置、光转Camera Link装置。Camera Link转光装置包括依次连接的扩展型Camera Link输入接口、第一FPGA芯片、第一MPO光模块,第一FPGA芯片包括扩展型Camera Link数据解析模块、80bit转64bit数据转换模块、图像流编码模块、图像输出缓存FIFO、Aurora 66B64B数据编码模块及第一时钟管理模块。光转Camera Link装置包括依次连接的第二MPO光模块、第二FPGA芯片、扩展型Camera Link输出接口,第二FPGA芯片包括Aurora 66B64B数据解码模块、图像流解码模块、图像输入缓存FIFO、64bit转80bit数据转换模块、扩展型Camera Link数据编码模块及第二时钟管理模块。

    一种可重构控制面板的采集系统及采集方法

    公开(公告)号:CN105116793A

    公开(公告)日:2015-12-02

    申请号:CN201510427500.8

    申请日:2015-07-20

    IPC分类号: G05B19/042

    摘要: 本发明涉及一种可重构控制面板的采集系统及采集方法,包括指令输入装置、指令采集装置、网络及上位机,可重构控制面板信息的采集方法包括按照控制需求对控制面板上的各个按键的定义进行修改,同时,在上位机中对控制协议进行修改使其与按键定义相适配;按照系统的控制需求,操做按键及单杆;FPGA对按键信息进行采集并依次编码并输出中断信号;4)ARM处理器在中断中完成单杆和按键的采集及点灯;上位机接收到数据后,将指令发送到伺服执行机构,由执行机构实现设备的最终控制等步骤。本发明对于不同的设备,不需要修改任何硬件和系统内部的软件,只需要上位机根据按键面板的定义,重新编写软件即可。

    一种高精度同步测试相机帧信号的方法及其电路系统

    公开(公告)号:CN110062223A

    公开(公告)日:2019-07-26

    申请号:CN201910249375.4

    申请日:2019-03-29

    IPC分类号: H04N17/00 H04N5/04

    摘要: 本发明提出一种高精度同步测试相机帧信号的方法及其电路系统,旨在解决现有示波器及采集卡系统不能长时间、高精度同步测量相机帧信号时延、丢帧以及相机帧信号与GPS同步系统的时间漂移问题。该方法及其电路系统支持LVDS接口相机和/或HDI-SDI接口相机;以晶振周期为计数周期,根据时统终端产生的秒脉冲信号进行周期性的清零并开始计数;当TTL信号上升沿或下降沿到来时,通过获取并锁住该时刻的计数值,得出当前秒脉冲周期内精确到0.1μm量级的计数时间;同时,通过获取并锁住时统终端产生的串行时间码,换算得到以秒为单位的秒信号时间;将其与所述0.1μm量级的计数时间叠加在一起,即为该时刻帧信号的同步时间。

    一种能产生各种格式相机数据的装置及方法

    公开(公告)号:CN103761384B

    公开(公告)日:2017-05-24

    申请号:CN201410022710.4

    申请日:2014-01-17

    IPC分类号: G06F17/50 H03K19/0175

    摘要: 本发明提供一种能产生各种格式相机数据的装置及方法。该装置包括FPGA系统模块、三个数据编码芯片、两个cameralink接口、电源模块、复位电路、系统时钟、FPGA系统配置电路及接受外同步解码电路,FPGA系统模块与三个数据编码芯片分别相连;其中两个数据编码芯片的输出端与一个cameralink接口连接,另一个数据编码芯片的输出端与另一个cameralink接口连接,电源模块、复位电路、系统时钟、FPGA系统配置电路及接受外同步解码电路的输出端均与FPGA系统模块连接,复位电路的输出端还与三个数据编码芯片连接。本发明能为测控系统提供各种格式相机数据,加快调试进度,延长相机使用寿命。

    一种能产生各种格式相机数据的装置及方法

    公开(公告)号:CN103761384A

    公开(公告)日:2014-04-30

    申请号:CN201410022710.4

    申请日:2014-01-17

    IPC分类号: G06F17/50 H03K19/0175

    摘要: 本发明提供一种能产生各种格式相机数据的装置及方法。该装置包括FPGA系统模块、三个数据编码芯片、两个cameralink接口、电源模块、复位电路、系统时钟、FPGA系统配置电路及接受外同步解码电路,FPGA系统模块与三个数据编码芯片分别相连;其中两个数据编码芯片的输出端与一个cameralink接口连接,另一个数据编码芯片的输出端与另一个cameralink接口连接,电源模块、复位电路、系统时钟、FPGA系统配置电路及接受外同步解码电路的输出端均与FPGA系统模块连接,复位电路的输出端还与三个数据编码芯片连接。本发明能为测控系统提供各种格式相机数据,加快调试进度,延长相机使用寿命。

    一种基于车载经纬仪的自定位系统及方法

    公开(公告)号:CN111077554A

    公开(公告)日:2020-04-28

    申请号:CN201911233453.8

    申请日:2019-12-05

    IPC分类号: G01S19/44 G01S19/41 G01C1/02

    摘要: 本发明公开了一种基于车载经纬仪的自定位系统及方法,解决了现有经纬仪是采用落地方式进行定位测量时所存在的操作过程复杂,计算量大,测量误差大且机动性差的问题。该系统包括车载经纬仪、两台BD/GPS接收机以及上位机;两台BD/GPS接收机设置在车载经纬仪的U型支架开口侧的两个顶面上;通过两台BD/GPS接收机通过接收BD和或GPS卫星的电磁波,在通过上位机解算得到各自的坐标位置,从而得到车载经纬仪的位置坐标。

    一种海德汉绝对式编码器采集系统

    公开(公告)号:CN108334001A

    公开(公告)日:2018-07-27

    申请号:CN201810241519.7

    申请日:2018-03-22

    IPC分类号: G05B19/042 G01C1/02 G01C15/00

    摘要: 为了解决现有海德汉绝对式编码器的输出信号需配置原厂采集卡、原厂电缆以及利用原厂采集卡采样精度低的技术问题,本发明提出了一种海德汉绝对式编码器采集系统,包括DC-DC电源和FPGA;FPGA包括:两个编码器采集模块,分别与方位和俯仰编码器相连,依据ENDAT协议向相应方位/俯仰编码器发送读取编码器位置值的指令和工作时钟,采集编码器返回的位置值;两个限位、锁紧采集模块,分别用于采集方位和俯仰限位锁紧信号;两个双口RAM,分别用于存储编码器采集模块和限位、锁紧采集模块采集的信号;串口发送模块,用于将双口RAM的存储数据发送至采集系统外部;PLL模块,用于为编码器采集模块、限位、锁紧采集模块、双口RAM、串口发送模块提供工作频率。