一种低采样率的串口通讯时钟数据恢复系统

    公开(公告)号:CN106844253B

    公开(公告)日:2019-07-23

    申请号:CN201611162280.1

    申请日:2016-12-15

    CPC classification number: Y02D10/14 Y02D10/151

    Abstract: 一种低采样率的串口通讯时钟数据恢复系统,涉及高速串口通讯系统领域;采样数据经过1/4速率Alexander鉴相器,比较数据和八相时钟的相位关系,UP和DN信号控制电荷泵充放电,然后经过比较器、计数器控制相位选择/相位插值电路。相位选择/相位插值电路对八相参考时钟进行选择、插值操作,输出一对正交时钟进入延迟锁相环,延迟锁相环产生八相时钟分别对输入数据采样。直到八相采用时钟中四相时钟对准数据的跳变沿,则剩下的四相时钟此时对准数据中间,这四相时钟就是所恢复的数据采样时钟;降低了采样时钟的频率,采样时钟的频率为数据速率的1/4,使得时钟电路的设计简化,同时降低了电路的动态功耗。

    一种用于网口芯片的基线漂移电压纠正电路

    公开(公告)号:CN107483044B

    公开(公告)日:2020-08-04

    申请号:CN201710547130.0

    申请日:2017-07-06

    Abstract: 一种用于网口芯片的基线漂移电压纠正电路,包括共模调整模块、比较器模块、数字处理模块、电荷泵模块、压控电流源模块和基线漂移纠正模块。输入差分信号通过共模调整模块后,被调整到比较器的输入量程内,比较器通过比较差分信号正负端的高低,输出方波,数字处理模块根据比较器输出方波的占空比,控制电荷泵模块输出不同的控制电压,此电压控制基线漂移模块中补偿电流的大小,完成对输入信号基线漂移的纠正。本电路对隔离变压器高通特性造成的信号直流与低频衰减进行了判决和补偿,纠正了信号传输中的基线漂移,提高了电路的噪声容限。同时降低了模拟电路的设计难度,不再牺牲ADC的动态输入范围,扩大了电路的基线漂移电压纠正范围。

    一种用于网口芯片的基线漂移电压纠正电路

    公开(公告)号:CN107483044A

    公开(公告)日:2017-12-15

    申请号:CN201710547130.0

    申请日:2017-07-06

    Abstract: 一种用于网口芯片的基线漂移电压纠正电路,包括共模调整模块、比较器模块、数字处理模块、电荷泵模块、压控电流源模块和基线漂移纠正模块。输入差分信号通过共模调整模块后,被调整到比较器的输入量程内,比较器通过比较差分信号正负端的高低,输出方波,数字处理模块根据比较器输出方波的占空比,控制电荷泵模块输出不同的控制电压,此电压控制基线漂移模块中补偿电流的大小,完成对输入信号基线漂移的纠正。本电路对隔离变压器高通特性造成的信号直流与低频衰减进行了判决和补偿,纠正了信号传输中的基线漂移,提高了电路的噪声容限。同时降低了模拟电路的设计难度,不再牺牲ADC的动态输入范围,扩大了电路的基线漂移电压纠正范围。

Patent Agency Ranking