-
公开(公告)号:CN111917710B
公开(公告)日:2022-06-24
申请号:CN202010534695.7
申请日:2020-06-12
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
摘要: 本发明公开了一种PCI‑E密码卡及其密钥保护方法、计算机可读存储介质,方法包括:在PCI‑E密码卡上电启动后,FPGA芯片和主控处理器分别计算出自身的私钥;主控处理器从密钥存储芯片中读取用户密钥的密文,并采用数字信封的加密方式对其加密后发送给管理员设备;管理员设备对数字信封解密后,根据主密钥对用户密钥的密文解密以获得用户密钥的明文,并采用数字信封的方式对其加密后发送给主控处理器;主控处理器对数字信封解密以获得用户密钥的明文,并对其进行存储和使用,以及采用数字信封的方式对其加密后发送给FPGA芯片;FPGA芯片对数字信封解密以获得用户密钥的明文,并对其进行存储和使用。由此,有效保证了用户密钥在上述各个部件之间传输的安全性。
-
公开(公告)号:CN112416669B
公开(公告)日:2023-07-14
申请号:CN202011171244.8
申请日:2020-10-28
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC分类号: G06F11/22
摘要: 本发明公开了一种安全芯片的掉电测试方法及装置,主控MCU接收PC机下发的第一APDU指令、第二APDU指令、第三APDU指令。主控MCU当接收到第一APDU指令后,将第一APDU指令中的电压配置参数信息存储至存储器。主控MCU当接收到第二APDU指令后,读取存储器中存储的电压配置参数信息,之后接收到第三APDU指令后,根据电压配置参数信息对电压控制单元进行控制,使得电压控制单元的输出电压值从第一电压值变化到第二电压值。并且主控MCU当接收到第三APDU指令后,将第三APDU指令中的测试数据发送给待测安全芯片。该掉电测试方法及装置增加了测试覆盖面和灵活度,并且减少了测试的复杂性。
-
公开(公告)号:CN112416669A
公开(公告)日:2021-02-26
申请号:CN202011171244.8
申请日:2020-10-28
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC分类号: G06F11/22
摘要: 本发明公开了一种安全芯片的掉电测试方法及装置,主控MCU接收PC机下发的第一APDU指令、第二APDU指令、第三APDU指令。主控MCU当接收到第一APDU指令后,将第一APDU指令中的电压配置参数信息存储至存储器。主控MCU当接收到第二APDU指令后,读取存储器中存储的电压配置参数信息,之后接收到第三APDU指令后,根据电压配置参数信息对电压控制单元进行控制,使得电压控制单元的输出电压值从第一电压值变化到第二电压值。并且主控MCU当接收到第三APDU指令后,将第三APDU指令中的测试数据发送给待测安全芯片。该掉电测试方法及装置增加了测试覆盖面和灵活度,并且减少了测试的复杂性。
-
公开(公告)号:CN111917710A
公开(公告)日:2020-11-10
申请号:CN202010534695.7
申请日:2020-06-12
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
摘要: 本发明公开了一种PCI-E密码卡及其密钥保护方法、计算机可读存储介质,方法包括:在PCI-E密码卡上电启动后,FPGA芯片和主控处理器分别计算出自身的私钥;主控处理器从密钥存储芯片中读取用户密钥的密文,并采用数字信封的加密方式对其加密后发送给管理员设备;管理员设备对数字信封解密后,根据主密钥对用户密钥的密文解密以获得用户密钥的明文,并采用数字信封的方式对其加密后发送给主控处理器;主控处理器对数字信封解密以获得用户密钥的明文,并对其进行存储和使用,以及采用数字信封的方式对其加密后发送给FPGA芯片;FPGA芯片对数字信封解密以获得用户密钥的明文,并对其进行存储和使用。由此,有效保证了用户密钥在上述各个部件之间传输的安全性。
-
公开(公告)号:CN212302479U
公开(公告)日:2021-01-05
申请号:CN202020746793.2
申请日:2020-05-08
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC分类号: G06F21/60
摘要: 本实用新型公开了一种加密装置,包括:USB通用接口,用于与外部终端设备相连接,接收所述外部终端设备发送的待处理的数据,或者,向所述外部终端设备传输处理后的数据,其中,所述处理为加密或解密;一个或多个硬加密芯片,用于对接收到的所述待处理的数据进行加密或解密;处理器,分别与所述USB通用接口以及一个或多个硬加密芯片相连接,用于接收所述待处理的数据,并根据预设的对应关系将所述待处理的数据传输至与所述对应关系匹配的硬加密芯片中,再将处理后的数据传输至所述USB通用接口。本实用新型提供的加密装置,可以在不对PCB重新设计的情况下实现硬件加密,降低了成本。
-
公开(公告)号:CN215643536U
公开(公告)日:2022-01-25
申请号:CN202120891391.6
申请日:2021-04-27
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 北京智芯半导体科技有限公司
IPC分类号: G09F9/37 , H04B1/3827
摘要: 本实用新型实施例提供一种电子桌牌以及一种电子桌牌数据传输系统,电子桌牌包括外壳、底座和控制电路板,外壳固定安装在底座上,控制电路板固定安装在底座上且置于底座与外壳形成的腔体内;外壳包括外框和安装在外框内的显示屏,外框为人字型整屏外框,显示屏为两个,分别安装在外框的两侧内壁上;显示屏包括墨水屏和屏幕保护壳,外框将屏幕保护壳和墨水屏固定安装在底座上;控制电路板包括控制器、无线通信模块和USB通信模块,无线通讯模块的控制端与控制器的无线通讯控制端连接,用于传输文字数据;控制器通过SPI接口与所述墨水屏连接;USB通信模块的控制端与控制器的USB通讯控制端连接,用于传输图片数据。
-
公开(公告)号:CN207067744U
公开(公告)日:2018-03-02
申请号:CN201721012455.0
申请日:2017-08-14
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网公司
IPC分类号: G05B19/042 , G08C17/02 , H04W84/18
摘要: 本实用新型公开了一种高压开关柜的实时监测设备,该实时监测设备包括:核心处理器MCU,超高频无源标签,用于采集所述高压开关柜的环境和电气参数的数据,该超高频无源标签固定在高压开关柜的触头连接点和所述高压开关柜的各箱室的内壁上;超高频模块,包括超高频天线和超高频通讯模块;加密模块,用于对数据进行验证和加密处理,核心处理器MCU通过串行接口将数据发送至加密模块;以及无线模块,用于接收加密处理后的数据,并通过无线自组网的分时传输将加密处理后的数据发送给上层系统。本实用新型的设备使用的无源标签传感器体积小、便于安装和操作,不需要使用电池、无需供电,且对环境要求小,能够在较宽的环境温度范围下工作。
-
公开(公告)号:CN115291159B
公开(公告)日:2023-02-21
申请号:CN202211237763.9
申请日:2022-10-11
申请人: 北京智芯微电子科技有限公司 , 北京智芯半导体科技有限公司
摘要: 本发明公开了一种电能表计量失准分析方法、装置、存储介质及电子设备。其中,方法包括:获取表箱内各子表的电量数据序列和所述表箱的总表数据序列;根据所述电量数据序列和所述总表数据序列建立矩阵方程;根据所述矩阵方程和预设约束条件确定所述表箱内各子表的异常系数,并根据所述异常系数判断对应的子表是否计量失准。该分析方法从表箱端出发,得到的电能表计量失准分析结果准确度高,且分析方法逻辑简单,效率高。
-
公开(公告)号:CN115373610B
公开(公告)日:2023-08-18
申请号:CN202211310652.6
申请日:2022-10-25
申请人: 北京智芯微电子科技有限公司 , 北京智芯半导体科技有限公司
IPC分类号: G06F3/06 , G06F12/0877
摘要: 本发明公开了一种数据写入方法、装置、电子设备及存储介质,其中,方法包括:确定缓存写满时,将缓存中的数据划分为N个数据块,N为大于1的整数;将N个数据块依次写入非易失性存储器中,并且在将第i个数据块写入非易失性存储器之前,判断是否存在优先级更高的线程需要使用非易失性存储器,其中,1<i≤N;若存在优先级更高的线程需要使用非易失性存储器,则暂停将第i个数据块写入非易失性存储器,以便执行线程。该方法通过将缓存中的数据分成了N个数据块,大大缩短每次数据写入占用的时间,避免了数据写入占用的时间较长导致优先级翻转的情况发生,从而提高了操作系统的实时性。
-
公开(公告)号:CN115373610A
公开(公告)日:2022-11-22
申请号:CN202211310652.6
申请日:2022-10-25
申请人: 北京智芯微电子科技有限公司 , 北京智芯半导体科技有限公司
IPC分类号: G06F3/06 , G06F12/0877
摘要: 本发明公开了一种数据写入方法、装置、电子设备及存储介质,其中,方法包括:确定缓存写满时,将缓存中的数据划分为N个数据块,N为大于1的整数;将N个数据块依次写入非易失性存储器中,并且在将第i个数据块写入非易失性存储器之前,判断是否存在优先级更高的线程需要使用非易失性存储器,其中,1<i≤N;若存在优先级更高的线程需要使用非易失性存储器,则暂停将第i个数据块写入非易失性存储器,以便执行线程。该方法通过将缓存中的数据分成了N个数据块,大大缩短每次数据写入占用的时间,避免了数据写入占用的时间较长导致优先级翻转的情况发生,从而提高了操作系统的实时性。
-
-
-
-
-
-
-
-
-