-
公开(公告)号:CN112383307B
公开(公告)日:2022-02-01
申请号:CN202011212875.X
申请日:2020-11-03
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
IPC分类号: H03M1/10
摘要: 本发明涉及集成电路技术领域,提供一种基于数据处理的模数转换装置的校准方法,所述模数转换装置为逐次逼近模数转换装置,该方法包括:步骤一:检测模数转换装置的输出信号,获得所述输出信号的DNL值;步骤二:判断所述DNL值是否满足预设条件;步骤三:若所述DNL值不满足所述预设条件,根据所述DNL值调整可调电容的电容值;其中,所述可调电容的一端与所述电容阵列连接,另一端接地;循环执行步骤一至步骤三,直至所述DNL值满足所述预设条件。本发明提供的技术方案,能够在不改变现有的电容阵列的布局的情况下对逐次逼近模数转换装置进行精确、有效地校准,从而提高逐次逼近模数转换装置在正常工作时输出信号的精度。
-
公开(公告)号:CN112383291B
公开(公告)日:2023-04-28
申请号:CN202011248739.6
申请日:2020-11-10
申请人: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
摘要: 本发明提供一种数字可控延迟链,属于集成电路技术领域。所述数字可控延迟链,包括:参考电压产生模块,用于将电源电压分压为多个参考电压;数字信号选通模块,用于从多个所述参考电压选择控制电压;时钟延迟模块,用于在所述控制电压的控制下对输入时钟进行延时。本发明提供的数字可控延迟链的时钟延迟模块基于MOS器件的背栅效应,在控制电压的控制下可实现对输入时钟的精确延时,同时具有较好的线性度。
-
公开(公告)号:CN112383307A
公开(公告)日:2021-02-19
申请号:CN202011212875.X
申请日:2020-11-03
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
IPC分类号: H03M1/10
摘要: 本发明涉及集成电路技术领域,提供一种基于数据处理的模数转换装置的校准方法,所述模数转换装置为逐次逼近模数转换装置,该方法包括:步骤一:检测模数转换装置的输出信号,获得所述输出信号的DNL值;步骤二:判断所述DNL值是否满足预设条件;步骤三:若所述DNL值不满足所述预设条件,根据所述DNL值调整可调电容的电容值;其中,所述可调电容的一端与所述电容阵列连接,另一端接地;循环执行步骤一至步骤三,直至所述DNL值满足所述预设条件。本发明提供的技术方案,能够在不改变现有的电容阵列的布局的情况下对逐次逼近模数转换装置进行精确、有效地校准,从而提高逐次逼近模数转换装置在正常工作时输出信号的精度。
-
公开(公告)号:CN112491405B
公开(公告)日:2022-02-01
申请号:CN202011166014.2
申请日:2020-10-27
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
IPC分类号: H03K17/04
摘要: 本发明涉及集成电路技术领域,提供一种用于芯片的基于基准源的加速启动电路,包括:启动电路、偏置电流产生电路、基准电压产生电路,还包括加速启动电路;所述加速启动电路设于偏置电流产生电路与基准电压产生电路之间,用于将偏置电流产生电路的上电过程与基准电压产生电路的上电过程相隔离,在偏置电流产生电路上电完成后开启基准电压产生电路的上电过程,以阻断在上电过程中偏置电流产生电路与基准电压产生电路之间的相互干扰。本发明一方面减小电路中参与充电的节点数,避免芯片中整体电路参与启动过程而拖慢启动时间;另一方面阻断上电过程中的过冲对基准电压产生电路的影响,极大的加速了芯片中整体电路的启动速度。
-
公开(公告)号:CN112491405A
公开(公告)日:2021-03-12
申请号:CN202011166014.2
申请日:2020-10-27
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
IPC分类号: H03K17/04
摘要: 本发明涉及集成电路技术领域,提供一种用于芯片的基于基准源的加速启动电路,包括:启动电路、偏置电流产生电路、基准电压产生电路,还包括加速启动电路;所述加速启动电路设于偏置电流产生电路与基准电压产生电路之间,用于将偏置电流产生电路的上电过程与基准电压产生电路的上电过程相隔离,在偏置电流产生电路上电完成后开启基准电压产生电路的上电过程,以阻断在上电过程中偏置电流产生电路与基准电压产生电路之间的相互干扰。本发明一方面减小电路中参与充电的节点数,避免芯片中整体电路参与启动过程而拖慢启动时间;另一方面阻断上电过程中的过冲对基准电压产生电路的影响,极大的加速了芯片中整体电路的启动速度。
-
公开(公告)号:CN112332843B
公开(公告)日:2022-01-14
申请号:CN202011164059.6
申请日:2020-10-27
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
摘要: 本发明属于集成电路技术领域,提供一种电容阵列、SAR型模数转换器及电容校准方法,所述电容阵列包括低段电容阵列、高段电容阵列、缩放电容和辅助电容阵列;所述低段电容阵列中各电容的一端均连接缩放电容的一端,所述高段电容阵列中各电容的一端均连接缩放电容的另一端;所述低段电容阵列和高段电容阵列中各电容的另一端通过与该电容对应的第一多路选择开关选择接参考电压或接地;所述辅助电容阵列中各电容的一端通过与该电容对应的第二多路选择开关选择接参考电压或接地。本发明通过增加辅助电容阵列,在校准的过程中随机向主电容阵列中加入“扰动”,避免低位电容的误差向高位逐步累积,提高了对电容的校准精度。
-
公开(公告)号:CN112383291A
公开(公告)日:2021-02-19
申请号:CN202011248739.6
申请日:2020-11-10
申请人: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
摘要: 本发明提供一种数字可控延迟链,属于集成电路技术领域。所述数字可控延迟链,包括:参考电压产生模块,用于将电源电压分压为多个参考电压;数字信号选通模块,用于从多个所述参考电压选择控制电压;时钟延迟模块,用于在所述控制电压的控制下对输入时钟进行延时。本发明提供的数字可控延迟链的时钟延迟模块基于MOS器件的背栅效应,在控制电压的控制下可实现对输入时钟的精确延时,同时具有较好的线性度。
-
公开(公告)号:CN112332843A
公开(公告)日:2021-02-05
申请号:CN202011164059.6
申请日:2020-10-27
申请人: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
摘要: 本发明属于集成电路技术领域,提供一种电容阵列、SAR型模数转换器及电容校准方法,所述电容阵列包括低段电容阵列、高段电容阵列、缩放电容和辅助电容阵列;所述低段电容阵列中各电容的一端均连接缩放电容的一端,所述高段电容阵列中各电容的一端均连接缩放电容的另一端;所述低段电容阵列和高段电容阵列中各电容的另一端通过与该电容对应的第一多路选择开关选择接参考电压或接地;所述辅助电容阵列中各电容的一端通过与该电容对应的第二多路选择开关选择接参考电压或接地。本发明通过增加辅助电容阵列,在校准的过程中随机向主电容阵列中加入“扰动”,避免低位电容的误差向高位逐步累积,提高了对电容的校准精度。
-
-
-
-
-
-
-