-
公开(公告)号:CN112583795A
公开(公告)日:2021-03-30
申请号:CN202011331129.2
申请日:2020-11-24
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网辽宁省电力有限公司电力科学研究院 , 国家电网有限公司 , 国网江苏省电力有限公司泰州供电分公司
Abstract: 本发明涉及芯片安全技术领域,提供一种安全防护方法及装置,应用于芯片系统,所述芯片系统包括:CPU、多个存储器,以及多个功能模块;所述存储器用于对接收到的数据进行存储;所述CPU用于对接收到的数据和指令进行处理,并根据处理结果对所述功能模块进行控制;所述方法包括:所述CPU、所述多个存储器、所述多个功能模块两两之间在进行数据传输时,均采用密文传输的方式进行。本发明提供的技术方案,能够对芯片系统中的数据安全进行全面、高效地防护。
-
公开(公告)号:CN112583573A
公开(公告)日:2021-03-30
申请号:CN202011306960.2
申请日:2020-11-19
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网辽宁省电力有限公司电力科学研究院 , 国家电网有限公司
Abstract: 本发明提供一种SM4防故障攻击方法及装置,属于信息安全技术领域。所述方法包括:将主密钥在两个主密钥寄存器中各存储一次;对两个主密钥寄存器中存储的主密钥进行密钥编排,得到对应的两个轮密钥;将两个轮密钥一一对应存储到两个轮密钥寄存器中;使用不同轮密钥寄存器中的轮密钥对输入的分组数据进行运算,根据运算结果判定是否受到故障攻击。该方法将主密钥在不同的两个主密钥寄存器中各存储一次,并对两个主密钥寄存器中的主密钥分别进行密钥编排,编排得到的轮密钥存储在不同的两个轮密钥寄存器中,确保如果一个存储位置的主密钥或轮密钥受到攻击改变,另外一个存储位置的主密钥或轮密钥与其不同,可以通过两次运算的方式,检测出故障。
-
公开(公告)号:CN112583573B
公开(公告)日:2022-01-14
申请号:CN202011306960.2
申请日:2020-11-19
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网辽宁省电力有限公司电力科学研究院 , 国家电网有限公司
Abstract: 本发明提供一种SM4防故障攻击方法及装置,属于信息安全技术领域。所述方法包括:将主密钥在两个主密钥寄存器中各存储一次;对两个主密钥寄存器中存储的主密钥进行相同的密钥编排,得到对应的两个轮密钥;将两个轮密钥一一对应存储到两个轮密钥寄存器中;使用不同轮密钥寄存器中的轮密钥对输入的分组数据进行运算,根据运算结果判定是否受到故障攻击。该方法将主密钥在不同的两个主密钥寄存器中各存储一次,并对两个主密钥寄存器中的主密钥分别进行密钥编排,编排得到的轮密钥存储在不同的两个轮密钥寄存器中,确保如果一个存储位置的主密钥或轮密钥受到攻击改变,另外一个存储位置的主密钥或轮密钥与其不同,可以通过两次运算的方式,检测出故障。
-
公开(公告)号:CN112583795B
公开(公告)日:2022-01-18
申请号:CN202011331129.2
申请日:2020-11-24
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网辽宁省电力有限公司电力科学研究院 , 国家电网有限公司 , 国网江苏省电力有限公司泰州供电分公司
Abstract: 本发明涉及芯片安全技术领域,提供一种安全防护方法及装置,应用于芯片系统,所述芯片系统包括:CPU、多个存储器,以及多个功能模块;所述存储器用于对接收到的数据进行存储;所述CPU用于对接收到的数据和指令进行处理,并根据处理结果对所述功能模块进行控制;所述方法包括:所述CPU、所述多个存储器、所述多个功能模块两两之间在进行数据传输时,均采用密文传输的方式进行。本发明提供的技术方案,能够对芯片系统中的数据安全进行全面、高效地防护。
-
公开(公告)号:CN104768190B
公开(公告)日:2018-08-17
申请号:CN201510233006.8
申请日:2015-05-08
Applicant: 北京智芯微电子科技有限公司 , 国家电网公司 , 国网信息通信产业集团有限公司 , 国网辽宁省电力有限公司电力科学研究院
Abstract: 本发明公开了一种基于LTE230的中频信号处理装置和方法,其中,该方法装置:下行信号处理单元,下行信号处理单元包括下行一级信号处理单元和下行二级信号处理单元;下行一级信号处理单元包括:M个下行一级混频器、下行半带滤波器,M为大于等于1的正整数;下行二级信号处理单元包括:下行二级混频器、下行CIC滤波器、下行低通滤波器;M个下行一级混频器依次通过下行半带滤波器、下行二级混频器、下行CIC滤波器与下行低通滤波器相连。本发明的基于LTE230的中频信号处理装置和方法,可同时处理的子带数远超公网应用中的子带数;而且在最窄25KHz的子带带宽能提供优异的邻频抑制能力。
-
公开(公告)号:CN110287748B
公开(公告)日:2024-01-23
申请号:CN201910593565.8
申请日:2019-07-03
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC: G06K7/10
Abstract: 本发明公开了一种超高频RFID防碰撞方法,其包括:读写器向每个电子标签发送特殊约定选择命令和查询命令,其中查询命令中包括参数Q;读写器接收时隙计数器的数值为0的电子标签中的数据并发送确认命令,其中,时隙计数器的数值是电子标签的唯一电子产品编码中流水号的Q位数据,且时隙计数器的数值是电子标签在收到特殊约定选择命令和查询命令后赋值至时隙计数器的;读写器向电子标签发送查询重复命令,接收时隙计数器的数值为0的电子标签返回的数据并向电子标签发送确认命令,其中查询命令执行1次,查询重复命令最多执行2^Q‑1次,帧长度为2^Q。该超高频RFID防碰撞方法通过较为简单的运算,在不影响芯片功耗的情况下实现非常高的防碰撞效率。
-
公开(公告)号:CN112383291B
公开(公告)日:2023-04-28
申请号:CN202011248739.6
申请日:2020-11-10
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
Abstract: 本发明提供一种数字可控延迟链,属于集成电路技术领域。所述数字可控延迟链,包括:参考电压产生模块,用于将电源电压分压为多个参考电压;数字信号选通模块,用于从多个所述参考电压选择控制电压;时钟延迟模块,用于在所述控制电压的控制下对输入时钟进行延时。本发明提供的数字可控延迟链的时钟延迟模块基于MOS器件的背栅效应,在控制电压的控制下可实现对输入时钟的精确延时,同时具有较好的线性度。
-
公开(公告)号:CN110380724B
公开(公告)日:2023-01-24
申请号:CN201910682065.1
申请日:2019-07-26
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
Abstract: 本发明公开了一种RTC时钟频率温度补偿芯片,用于对晶体振荡器由于温度变化所引起的频率漂移进行补偿,RTC时钟频率温度补偿芯片包括:温度传感器、随机存储器、RTC电路。温度传感器用于检测环境温度,生成温度信号;随机存储器与温度传感器相连,其用于存储修调数据表,该修调数据表中存储了多个温度信号下所对应的频率校正值,随机存储器还用于根据温度传感器的温度信号索引出相应的频率校正值;RTC电路与晶体振荡器以及随机存储器均相连,用于根据随机存储器输出的频率校正值对晶体振荡器的频率进行校正。该RTC时钟频率温度补偿芯片能够降低对晶体振荡器的选型要求,以及降低片上的温度传感器的测温误差精度要求。
-
公开(公告)号:CN112668273B
公开(公告)日:2022-07-05
申请号:CN202011299820.7
申请日:2020-11-18
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江西省电力有限公司 , 国家电网有限公司
IPC: G06F30/392 , G06F115/02
Abstract: 本发明涉及芯片设计技术领域,提供一种芯片IO布局的方法及装置、SOC芯片。所述方法包括:根据输入文件确定芯片的尺寸和用于放置所述芯片的IO引脚的预留位置;从所述输入文件获取所述IO引脚的目录,将所述IO引脚的目录导入脚本程序;通过执行所述脚本程序将所述IO引脚的图形按所述目录中的顺序布局到所述预留位置。本发明通过从输入文件获取芯片的IO引脚的目录将其导入脚本程序,通过执行脚本程序将IO引脚的图形按顺序布局到芯片的预留位置,可快速实现芯片IO的版图布局,无需手动对IO排序摆放,节约时间,提高IO版图布局的效率。
-
公开(公告)号:CN110430227B
公开(公告)日:2022-04-12
申请号:CN201910370295.4
申请日:2019-05-06
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
Abstract: 本发明公开了一种基于contiki操作系统内核的微功率协议栈系统,该基于contiki操作系统内核的微功率协议栈包括:工程测试框架,其用于对微功率无线自组网模块提供能够维护和测试的工程和开发环境;系统适配层,其用于微功率协议栈与执行的嵌入式平台之间的系统级适配;微功率协议栈模块,微功率协议栈模块包括应用(AF)层、网络(NWK)层、介质访问控制(MAC)层、物理(PHY)层和应用框架层;硬件抽象层,其用于微功率协议栈对硬件设备的抽象控制,以使得整个嵌入式平台对具体硬件实现不可见;驱动层,其为嵌入式平台级驱动;以及实时操作系统。本发明的微功率协议栈系统能够实现微功率的协议栈软件高效开发、验证,保证了微功率模块运行的稳定性。
-
-
-
-
-
-
-
-
-