电压调节电路和方法、运算系统、集成模块和电路

    公开(公告)号:CN115407815B

    公开(公告)日:2023-06-09

    申请号:CN202210891017.5

    申请日:2020-04-20

    发明人: 刘泰源 李定

    IPC分类号: G05F1/56

    摘要: 一种电压调节电路和方法、运算系统、集成模块和电路,电压调节电路主要包括振荡器和调控电路,振荡器连接用于为逻辑电路供电的电源电路,该振荡器的工艺角类型与逻辑电路的工艺角类型相同,振荡器可以根据电源电路的输出电压生成第一时钟信号,调控电路可以根据第一时钟信号,控制电源电路调节输出电压。对于SS corner的逻辑电路,可以增大电源电路的输出电压,对于FF corner的逻辑电路,可以降低电源电路的输出电压,从而有利于优化SS corner的逻辑电路和FF corner的逻辑电路的时序裕度。

    电压调节电路和方法、运算系统、集成模块和电路

    公开(公告)号:CN118502529A

    公开(公告)日:2024-08-16

    申请号:CN202410447404.9

    申请日:2020-04-20

    发明人: 刘泰源 李定

    IPC分类号: G05F1/56

    摘要: 一种电压调节电路和方法、运算系统、集成模块和电路,电压调节电路主要包括振荡器和调控电路,振荡器连接用于为逻辑电路供电的电源电路,该振荡器的工艺角类型与逻辑电路的工艺角类型相同,振荡器可以根据电源电路的输出电压生成第一时钟信号,调控电路可以根据第一时钟信号,控制电源电路调节输出电压。对于SS corner的逻辑电路,可以增大电源电路的输出电压,对于FF corner的逻辑电路,可以降低电源电路的输出电压,从而有利于优化SS corner的逻辑电路和FF corner的逻辑电路的时序裕度。

    模式控制电路和设备
    3.
    发明授权

    公开(公告)号:CN110729999B

    公开(公告)日:2024-04-09

    申请号:CN201910843307.0

    申请日:2016-03-22

    IPC分类号: H03M1/06 H03M1/00

    摘要: 本发明实施例提供一种模式控制电路和设备。该电路包括:检测电路、锁存器电路、上下拉电路,上下拉电路包括电压上拉电路和电压下拉电路;检测电路用于检测DVDD是否下电;锁存器电路用于在DVDD下电后,控制锁存器电路的第一输出端的电压和锁存器电路的第二输出端的电压与上下拉电路关联;电压上拉电路用于上拉锁存器电路的第一输出端的电压为常上电区的电源电压,使锁存器电路的第一输出端输出用于控制受控电路进入掉电模式的控制信号;电压下拉电路用于下拉锁存器电路的第二输出端的电压到地,使得受控电路例如ADC电路在DVDD下电后进入Power Down模式,从而避免受控电路产生不必要的功耗和防止受控电路的输入端漏电。

    电压调节电路和方法、运算系统、集成模块和电路

    公开(公告)号:CN115151884A

    公开(公告)日:2022-10-04

    申请号:CN202080092319.5

    申请日:2020-04-20

    发明人: 刘泰源 李定

    IPC分类号: G05F1/10

    摘要: 一种电压调节电路和方法、运算系统、集成模块和电路,电压调节电路(31)主要包括振荡器(311)和调控电路(312),振荡器(311)连接用于为逻辑电路(33)供电的电源电路(32),该振荡器(311)的工艺角类型与逻辑电路(33)的工艺角类型相同,振荡器(311)可以根据电源电路(32)的输出电压生成第一时钟信号(CLK1),调控电路(312)可以根据第一时钟信号(CLK1),控制电源电路(32)调节输出电压。对于SS corner的逻辑电路,可以增大电源电路(32)的输出电压,对于FF corner的逻辑电路,可以降低电源电路(32)的输出电压,从而有利于优化SS corner的逻辑电路和FF corner的逻辑电路的时序裕度。

    模式控制电路和设备
    5.
    发明公开

    公开(公告)号:CN110729999A

    公开(公告)日:2020-01-24

    申请号:CN201910843307.0

    申请日:2016-03-22

    IPC分类号: H03M1/06 H03M1/00

    摘要: 本发明实施例提供一种模式控制电路和设备。该电路包括:检测电路、锁存器电路、上下拉电路,上下拉电路包括电压上拉电路和电压下拉电路;检测电路用于检测DVDD是否下电;锁存器电路用于在DVDD下电后,控制锁存器电路的第一输出端的电压和锁存器电路的第二输出端的电压与上下拉电路关联;电压上拉电路用于上拉锁存器电路的第一输出端的电压为常上电区的电源电压,使锁存器电路的第一输出端输出用于控制受控电路进入掉电模式的控制信号;电压下拉电路用于下拉锁存器电路的第二输出端的电压到地,使得受控电路例如ADC电路在DVDD下电后进入Power Down模式,从而避免受控电路产生不必要的功耗和防止受控电路的输入端漏电。

    模式控制电路和设备
    6.
    发明公开

    公开(公告)号:CN105846821A

    公开(公告)日:2016-08-10

    申请号:CN201610167726.3

    申请日:2016-03-22

    IPC分类号: H03M1/06 H03M1/00

    摘要: 本发明实施例提供一种模式控制电路和设备。该电路包括:检测电路、锁存器电路、上下拉电路,上下拉电路包括电压上拉电路和电压下拉电路;检测电路用于检测DVDD是否下电;锁存器电路用于在DVDD下电后,控制锁存器电路的第一输出端的电压和锁存器电路的第二输出端的电压与上下拉电路关联;电压上拉电路用于上拉锁存器电路的第一输出端的电压为常上电区的电源电压,使锁存器电路的第一输出端输出用于控制受控电路进入掉电模式的控制信号;电压下拉电路用于下拉锁存器电路的第二输出端的电压到地,使得受控电路例如ADC电路在DVDD下电后进入Power Down模式,从而避免受控电路产生不必要的功耗和防止受控电路的输入端漏电。

    电压调节电路和方法、运算系统、集成模块和电路

    公开(公告)号:CN118502528A

    公开(公告)日:2024-08-16

    申请号:CN202410445102.8

    申请日:2020-04-20

    发明人: 刘泰源 李定

    IPC分类号: G05F1/56

    摘要: 一种电压调节电路和方法、运算系统、集成模块和电路,电压调节电路主要包括振荡器和调控电路,振荡器连接用于为逻辑电路供电的电源电路,该振荡器的工艺角类型与逻辑电路的工艺角类型相同,振荡器可以根据电源电路的输出电压生成第一时钟信号,调控电路可以根据第一时钟信号,控制电源电路调节输出电压。对于SS corner的逻辑电路,可以增大电源电路的输出电压,对于FF corner的逻辑电路,可以降低电源电路的输出电压,从而有利于优化SS corner的逻辑电路和FF corner的逻辑电路的时序裕度。

    电压调节电路和方法、运算系统、集成模块和电路

    公开(公告)号:CN115151884B

    公开(公告)日:2024-04-26

    申请号:CN202080092319.5

    申请日:2020-04-20

    发明人: 刘泰源 李定

    IPC分类号: G05F1/10

    摘要: 一种电压调节电路和方法、运算系统、集成模块和电路,电压调节电路(31)主要包括振荡器(311)和调控电路(312),振荡器(311)连接用于为逻辑电路(33)供电的电源电路(32),该振荡器(311)的工艺角类型与逻辑电路(33)的工艺角类型相同,振荡器(311)可以根据电源电路(32)的输出电压生成第一时钟信号(CLK1),调控电路(312)可以根据第一时钟信号(CLK1),控制电源电路(32)调节输出电压。对于SS corner的逻辑电路,可以增大电源电路(32)的输出电压,对于FF corner的逻辑电路,可以降低电源电路(32)的输出电压,从而有利于优化SS corner的逻辑电路和FF corner的逻辑电路的时序裕度。

    电压调节电路和方法、运算系统、集成模块和电路

    公开(公告)号:CN115407815A

    公开(公告)日:2022-11-29

    申请号:CN202210891017.5

    申请日:2020-04-20

    发明人: 刘泰源 李定

    IPC分类号: G05F1/56

    摘要: 一种电压调节电路和方法、运算系统、集成模块和电路,电压调节电路主要包括振荡器和调控电路,振荡器连接用于为逻辑电路供电的电源电路,该振荡器的工艺角类型与逻辑电路的工艺角类型相同,振荡器可以根据电源电路的输出电压生成第一时钟信号,调控电路可以根据第一时钟信号,控制电源电路调节输出电压。对于SS corner的逻辑电路,可以增大电源电路的输出电压,对于FF corner的逻辑电路,可以降低电源电路的输出电压,从而有利于优化SS corner的逻辑电路和FF corner的逻辑电路的时序裕度。

    模式控制电路和设备
    10.
    发明授权

    公开(公告)号:CN105846821B

    公开(公告)日:2019-09-20

    申请号:CN201610167726.3

    申请日:2016-03-22

    IPC分类号: H03M1/06 H03M1/00

    摘要: 本发明实施例提供一种模式控制电路和设备。该电路包括:检测电路、锁存器电路、上下拉电路,上下拉电路包括电压上拉电路和电压下拉电路;检测电路用于检测DVDD是否下电;锁存器电路用于在DVDD下电后,控制锁存器电路的第一输出端的电压和锁存器电路的第二输出端的电压与上下拉电路关联;电压上拉电路用于上拉锁存器电路的第一输出端的电压为常上电区的电源电压,使锁存器电路的第一输出端输出用于控制受控电路进入掉电模式的控制信号;电压下拉电路用于下拉锁存器电路的第二输出端的电压到地,使得受控电路例如ADC电路在DVDD下电后进入Power Down模式,从而避免受控电路产生不必要的功耗和防止受控电路的输入端漏电。