任务调度方法、装置、计算机设备和存储介质

    公开(公告)号:CN111858056B

    公开(公告)日:2021-12-17

    申请号:CN202010721600.2

    申请日:2020-07-24

    IPC分类号: G06F9/50 G06F9/48 G06F9/52

    摘要: 本申请涉及一种任务调度方法、装置、计算机设备和存储介质。所述方法包括:根据映射关系,将任务集中的任务映射到处理器集中对应的处理器;将映射到同一处理器的各个任务分别划分至对应的线程中;根据预设调度模式,获取划分到各个线程中的任务的执行顺序,其中,所述预设调度模式包括全局调度模式、局部调度模式和静态调度模式中的至少一种。采用本方法能够通过将任务集中的任务映射到处理器集中对应的处理器上,然后将各个任务划分到对应的线程,并根据预设调度模式获取各个线程中的任务的执行顺序,使得处理器能够根据执行顺序对应的执行相应的任务,避免了处理器在任务处理过程中出现死锁的情况,能够最大化的提高处理器的任务处理性能。

    一种电力专用芯片系统及芯片之间消息传递的方法

    公开(公告)号:CN113641624A

    公开(公告)日:2021-11-12

    申请号:CN202110755597.0

    申请日:2021-07-05

    IPC分类号: G06F15/78 G06F15/17 G06F11/07

    摘要: 本发明公开了一种电力专用芯片系统及芯片之间消息传递的方法,包括以下步骤:通过在两个芯片之间配置相应的缓存空间,缓存空间与第一芯片与第二芯片实现信息交互,缓存空间形成两个虚拟配置空间,对第一芯片传输的信息通过信息优先度和时间进行优先度排序,通过信息纠错技术对缓存空间的第一配置空间内部已经经过排序的信息进行完整性检查,通过第二芯片读取第二配置空间内部的待处理数据,通过第二芯片对数据进行处理,且将处理好的数据输送至第一芯片。本发明通过缓存空间对数据进行缓存,且此时信息在缓存空间内部进行排序,能够使数据依次进行数据处理,且能够防止第二芯片一次性处理大量的数据,极大的提高了电力芯片的数据处理能力。

    任务调度方法、装置、计算机设备和存储介质

    公开(公告)号:CN111858056A

    公开(公告)日:2020-10-30

    申请号:CN202010721600.2

    申请日:2020-07-24

    IPC分类号: G06F9/50 G06F9/48 G06F9/52

    摘要: 本申请涉及一种任务调度方法、装置、计算机设备和存储介质。所述方法包括:根据映射关系,将任务集中的任务映射到处理器集中对应的处理器;将映射到同一处理器的各个任务分别划分至对应的线程中;根据预设调度模式,获取划分到各个线程中的任务的执行顺序,其中,所述预设调度模式包括全局调度模式、局部调度模式和静态调度模式中的至少一种。采用本方法能够通过将任务集中的任务映射到处理器集中对应的处理器上,然后将各个任务划分到对应的线程,并根据预设调度模式获取各个线程中的任务的执行顺序,使得处理器能够根据执行顺序对应的执行相应的任务,避免了处理器在任务处理过程中出现死锁的情况,能够最大化的提高处理器的任务处理性能。

    一种对32位电力芯片内核进行调试控制的方法

    公开(公告)号:CN113641540A

    公开(公告)日:2021-11-12

    申请号:CN202110773702.3

    申请日:2021-07-08

    IPC分类号: G06F11/22

    摘要: 本发明涉及电力芯片领域,具体为一种对32位电力芯片内核进行调试控制的方法,第一步检查主板静态设置,随后对32位电力芯片进行通电检查是否上电成功,若上电成功紧接着需要检查CPU倍频系数,倍频系数正常时,检查内存倍频系数与总线倍频系数,随后CPU执行取指模式;第二步检查取指时序是否正确,随后观察CPU本体,检查是否能进行取指操作;有益效果:任何芯片都有最高的设计频率和最低频率,频率过高或者过低都会导致CPU取指、运行异常,检查此情况,便于对芯片进行调试,内存倍频系数如果频率超过设计频率,就会出现内初始化失败或者系统跑飞的问题,总线倍频系数如果设置不对可能出现总线初始化失败的问题。