电源开关、存储器装置和提供电源开关电压输出的方法

    公开(公告)号:CN109427371A

    公开(公告)日:2019-03-05

    申请号:CN201711122792.X

    申请日:2017-11-14

    IPC分类号: G11C5/14

    摘要: 本发明阐述一种电源开关、存储器装置和提供电源开关电压输出的方法。所述电源开关包括电压产生器、开关电路、及确认电路。所述电压产生器被配置成将第一电源电压与第二电源电压进行比较并输出所述第一电源电压或所述第二电源电压作为主体电压(Vbulk)。所述开关电路包括一个或多个晶体管,且被配置成:(i)以所述主体电压对所述一个或多个晶体管的主体端子施加偏压;以及(ii)输出所述第一电源电压或所述第二电源电压作为电压输出信号。所述确认电路被配置成输出确认信号,所述确认信号指示所述电压输出信号是否已从所述第一电源电压转变成所述第二电源电压。

    数据电路
    2.
    发明公开

    公开(公告)号:CN105895150A

    公开(公告)日:2016-08-24

    申请号:CN201610087073.8

    申请日:2016-02-16

    发明人: 王兵

    IPC分类号: G11C11/419

    CPC分类号: G11C11/419

    摘要: 本发明提供一种电路,包括第一数据线、与第一数据线耦合的多个第一存储器单元以及与第一数据线耦合的数据传输电路。数据传输电路包括输出逻辑门。数据传输电路配置为:在多个第一存储器单元处于待机模式的第一工作模式中,设置输出逻辑门的输出节点以没有通过输出逻辑门与参考电压和电源电压电耦合。数据传输电路配置为:在选择多个第一存储器单元中的存储器单元以用于读取的第二工作模式中,设置输出逻辑门的输出节点以通过输出逻辑门与参考电压或与电源电压电耦合。本发明还提供了数据电路。

    放大器感测
    4.
    发明授权

    公开(公告)号:CN102637448B

    公开(公告)日:2015-08-12

    申请号:CN201110344989.4

    申请日:2011-11-03

    发明人: 王兵

    IPC分类号: G11C7/06 G11C11/413

    摘要: 本发明公开了放大器感测,并且,具体公开了一种电路,包括第一读位线、第二读位线、和读出放大器。第一读位线和第二读位线分别连接存储器阵列的多个存储器单元和参考单元。将读出放大器配置为:作为第一输入端连接第一读位线和作为第二输入端连接第二读位线。当读取多个第一存储器单元的存储器单元时,读取激活的存储器单元,第一参考单元配置为截止,第二参考单元配置为导通,并且读出放大器配置为提供输出,该输出基于在第一读位线的第一电压和第二读位线的第二电压之间的电压差反应存储在存储器单元中的数据逻辑。

    高速埋入式动态随机存取存储器的通用位线预充电时间的控制

    公开(公告)号:CN101447224B

    公开(公告)日:2013-05-22

    申请号:CN200810176060.3

    申请日:2008-11-07

    IPC分类号: G11C11/409

    CPC分类号: G11C7/12 G11C7/1048

    摘要: 本发明提供了一种操作存储器的方法,包含在存储器单元上执行写入操作及读取操作。写入操作包含:在通用位线(GBL)上开始第一通用位线预充电;以及在第一通用位线预充电开始后,启动一字线写入存储器单元,其中开始第一通用位线预充电以及启动字线的步骤具有第一时间间隔。读取操作包含:在通用位线上开始第二通用位线预充电;以及在第二通用位线预充电开始后,启动字线自存储器单元读取,其中开始第二通用位线预充电以及启动字线的步骤具有一第二时间间隔。第一时间间隔大于第二时间间隔。

    放大器感测
    6.
    发明公开

    公开(公告)号:CN102637448A

    公开(公告)日:2012-08-15

    申请号:CN201110344989.4

    申请日:2011-11-03

    发明人: 王兵

    IPC分类号: G11C7/06 G11C11/413

    摘要: 本发明公开了放大器感测,并且,具体公开了一种电路,包括第一读位线、第二读位线、和读出放大器。第一读位线和第二读位线分别连接存储器阵列的多个存储器单元和参考单元。将读出放大器配置为:作为第一输入端连接第一读位线和作为第二输入端连接第二读位线。当读取多个第一存储器单元的存储器单元时,读取激活的存储器单元,第一参考单元配置为截止,第二参考单元配置为导通,并且读出放大器配置为提供输出,该输出基于在第一读位线的第一电压和第二读位线的第二电压之间的电压差反应存储在存储器单元中的数据逻辑。

    存储器电路和电荷感测方法

    公开(公告)号:CN101533668B

    公开(公告)日:2011-04-27

    申请号:CN200810161042.8

    申请日:2008-09-24

    摘要: 本发明包括存储器电路和电荷感测方法,揭示一种感测放大器的电路和方法,用以感测存储单元所存储的电荷。存储单元耦接到位线和互补位线,差动感测放大器耦接到位线和互补位线。在感测放大器使能之前,正预充电电压加到位线和互补位线上。存储单元对应字线输出电压到位线,而感测放大器对应感测使能信号感测介于位线和互补位线之间的差动电压。另外揭示一种电压调节器,用以产生参考电压,以80%的正供应电压为佳。另外揭示一种感测存储单元内所存储的数据的方法。本发明提供改善感测放大器的操作的电路和方法,也提供改善感测放大器中所用的参考电压的电路和方法,其不需要使用虚拟单元或另外的写入选择信号来使能高速的感测放大器操作。

    跟踪机制
    8.
    发明公开

    公开(公告)号:CN106057234A

    公开(公告)日:2016-10-26

    申请号:CN201610192267.4

    申请日:2016-03-30

    发明人: 王兵 许国原

    IPC分类号: G11C11/412 G11C11/417

    CPC分类号: G11C11/412 G11C11/417

    摘要: 本发明的实施例提供了一种存储器宏中的跟踪电路,包括数据线、与数据线电耦合的跟踪单元、逻辑门、反馈晶体管和多个拉动器件。逻辑门具有输入端子和输出端子。逻辑门的输入端子与数据线电耦合。反馈晶体管具有第一端子、第二端子和栅极端子。反馈晶体管的第一端子与数据线电耦合,并且反馈晶体管的栅极端子与逻辑门的输出端子电耦合。多个拉动器件配置为将反馈晶体管的第二端子拉向第一电压。本发明的实施例还涉及一种跟踪机制。

    静态随机存取存储器以及静态随机存取存储器方法

    公开(公告)号:CN102339640B

    公开(公告)日:2014-02-19

    申请号:CN201110025092.5

    申请日:2011-01-20

    IPC分类号: G11C11/413 G11C11/416

    CPC分类号: G11C11/419 G11C11/413

    摘要: 本发明提供一种静态随机存取存储器,该静态随机存取存储器包括:至少二存储器单元,共用一读取位元线以及一写入位元线。各存储器单元耦接至各别的读取字线以及各别的字线。一写入追踪控制电路,耦接至上述存储器单元以决定上述存储器单元的一写入时间。上述写入追踪控制电路接收一输入电压以及提供一输出电压,且于一写入追踪操作期间可设定各上述存储器单元的上述读取字线以及写入字线。本发明可完成精确的写入追踪。