一种Pipeline SAR-ADC电路结构
    1.
    发明公开

    公开(公告)号:CN108075778A

    公开(公告)日:2018-05-25

    申请号:CN201711225630.9

    申请日:2017-11-29

    IPC分类号: H03M1/38

    摘要: 本发明公开了一种Pipeline SAR-ADC电路结构,包括前级采样比较电路、后级采样比较电路、数字逻辑控制模块及两个寄存器模块,其中,前级采样比较电路包括第一比较器、第一开关、第二开关、m条前级正端比较支路及m条前级负端比较支路。后级采样比较电路包括第二比较器、第三开关、第四开关、n条后级正端比较支路及n条后级负端比较支路。第一比较器的输出端连接数字逻辑控制模块的前m位输入接口,第二比较器的输出端连接数字逻辑控制模块的后n位输入接口。一个寄存器模块的输入接口与数字逻辑控制模块的前m位数字接口连接,另一个寄存器模块的输入接口与数字逻辑控制模块的后n位数字接口连接。本发明使用元器件少,便于实现,能提升输出速率和分辨率。

    一种Pipeline SAR-ADC系统
    2.
    发明公开

    公开(公告)号:CN107786206A

    公开(公告)日:2018-03-09

    申请号:CN201711228776.9

    申请日:2017-11-29

    IPC分类号: H03M1/38

    摘要: 本发明公开了一种Pipeline SAR-ADC系统,包括逐次逼近型模数转换模块和寄存器,其中,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块所述的逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接。本发明的逐次逼近型模数转换模块用于将输入其内的模拟信号转换成数字信号,并发送至寄存器;寄存器用于接收逐次逼近型模数转换模块输出的数字信号,并将N阶逐次逼近型模数转换模块输出的数字信号组合成流水线形式输出。本发明使用元器件少,便于实现,成本低,应用时能提升输出速率和分辨率。

    一种过采样式Pipeline SAR-ADC系统
    3.
    发明公开

    公开(公告)号:CN107769784A

    公开(公告)日:2018-03-06

    申请号:CN201711225615.4

    申请日:2017-11-29

    IPC分类号: H03M1/12 H03M1/46

    摘要: 本发明公开了一种过采样式Pipeline SAR-ADC系统,包括顺次连接的过采样开关、模数转换系统及数字扩位系统,其中,模数转换系统包括逐次逼近型模数转换模块和寄存器,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接。数字扩位系统包括数字位增加模块和时钟控制模块,数字位增加模块包括级联积分梳状滤波器及与级联积分梳状滤波器连接的移动平均滤波器。本发明使用元器件少,便于实现,成本低,应用时能提升输出速率和分辨率。

    一种Pipeline SAR-ADC电路结构

    公开(公告)号:CN108075778B

    公开(公告)日:2023-10-27

    申请号:CN201711225630.9

    申请日:2017-11-29

    IPC分类号: H03M1/38

    摘要: 本发明公开了一种Pipeline SAR‑ADC电路结构,包括前级采样比较电路、后级采样比较电路、数字逻辑控制模块及两个寄存器模块,其中,前级采样比较电路包括第一比较器、第一开关、第二开关、m条前级正端比较支路及m条前级负端比较支路。后级采样比较电路包括第二比较器、第三开关、第四开关、n条后级正端比较支路及n条后级负端比较支路。第一比较器的输出端连接数字逻辑控制模块的前m位输入接口,第二比较器的输出端连接数字逻辑控制模块的后n位输入接口。一个寄存器模块的输入接口与数字逻辑控制模块的前m位数字接口连接,另一个寄存器模块的输入接口与数字逻辑控制模块的后n位数字接口连接。本发明使用元器件少,便于实现,能提升输出速率和分辨率。

    一种Pipeline SAR-ADC系统
    5.
    发明授权

    公开(公告)号:CN107786206B

    公开(公告)日:2024-02-02

    申请号:CN201711228776.9

    申请日:2017-11-29

    IPC分类号: H03M1/38

    摘要: 本发明公开了一种Pipeline SAR‑ADC系统,包括逐次逼近型模数转换模块和寄存器,其中,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块所述的逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接。本发明的逐次逼近型模数转换模块用于将输入其内的模拟信号转换成数字信号,并发送至寄存器;寄存器用于接收逐次逼近型模数转换模块输出的数字信号,并将N阶逐次逼近型模数转换模块输出的数字信号组合成流水线形式输出。本发明使用元器件少,便于实现,成本低,应用时能提升输出速率和分辨率。

    一种过采样式Pipeline SAR-ADC系统

    公开(公告)号:CN107769784B

    公开(公告)日:2023-07-28

    申请号:CN201711225615.4

    申请日:2017-11-29

    IPC分类号: H03M1/12 H03M1/46

    摘要: 本发明公开了一种过采样式Pipeline SAR‑ADC系统,包括顺次连接的过采样开关、模数转换系统及数字扩位系统,其中,模数转换系统包括逐次逼近型模数转换模块和寄存器,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接。数字扩位系统包括数字位增加模块和时钟控制模块,数字位增加模块包括级联积分梳状滤波器及与级联积分梳状滤波器连接的移动平均滤波器。本发明使用元器件少,便于实现,成本低,应用时能提升输出速率和分辨率。

    一种过采样式Pipeline SAR-ADC装置

    公开(公告)号:CN207504850U

    公开(公告)日:2018-06-15

    申请号:CN201721633345.6

    申请日:2017-11-29

    IPC分类号: H03M1/12 H03M1/46

    摘要: 本实用新型公开了一种过采样式Pipeline SAR-ADC装置,包括顺次连接的过采样开关、模数转换系统及数字扩位系统,其中,模数转换系统包括逐次逼近型模数转换模块和寄存器,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接。数字扩位系统包括数字位增加模块和时钟控制模块,数字位增加模块包括级联积分梳状滤波器及与级联积分梳状滤波器连接的移动平均滤波器。本实用新型使用元器件少,便于实现,成本低,应用时能提升输出速率和分辨率。(ESM)同样的发明创造已同日申请发明专利

    一种Pipeline SAR-ADC装置
    8.
    实用新型

    公开(公告)号:CN207410329U

    公开(公告)日:2018-05-25

    申请号:CN201721636393.0

    申请日:2017-11-29

    IPC分类号: H03M1/38

    摘要: 本实用新型公开了一种Pipeline SAR-ADC装置,包括逐次逼近型模数转换模块和寄存器,其中,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块所述的逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接。本实用新型的逐次逼近型模数转换模块用于将输入其内的模拟信号转换成数字信号,并发送至寄存器;寄存器用于接收逐次逼近型模数转换模块输出的数字信号,并将N阶逐次逼近型模数转换模块输出的数字信号组合成流水线形式输出。本实用新型使用元器件少,便于实现,成本低,应用时能提升输出速率和分辨率。(ESM)同样的发明创造已同日申请发明专利

    一种Pipeline SAR-ADC电路
    9.
    实用新型

    公开(公告)号:CN207410328U

    公开(公告)日:2018-05-25

    申请号:CN201721636359.3

    申请日:2017-11-29

    IPC分类号: H03M1/38

    摘要: 本实用新型公开了一种Pipeline SAR-ADC电路,包括前级采样比较电路、后级采样比较电路、数字逻辑控制模块及两个寄存器模块,其中,前级采样比较电路包括第一比较器、第一开关、第二开关、m条前级正端比较支路及m条前级负端比较支路。后级采样比较电路包括第二比较器、第三开关、第四开关、n条后级正端比较支路及n条后级负端比较支路。第一比较器的输出端连接数字逻辑控制模块的前m位输入接口,第二比较器的输出端连接数字逻辑控制模块的后n位输入接口。一个寄存器模块的输入接口与数字逻辑控制模块的前m位数字接口连接,另一个寄存器模块的输入接口与数字逻辑控制模块的后n位数字接口连接。本实用新型使用元器件少,便于实现,能提升输出速率和分辨率。(ESM)同样的发明创造已同日申请发明专利