一种FPGA芯片配置数据下载电路及部署方法

    公开(公告)号:CN118394708A

    公开(公告)日:2024-07-26

    申请号:CN202410536083.X

    申请日:2024-04-30

    IPC分类号: G06F15/78 G06F13/42

    摘要: 本申请涉及电力电子技术领域,具体涉及一种FPGA芯片配置数据下载电路及部署方法,一定程度能够解决现有技术中难以根据FPGA芯片的使用场景灵活获取FPGA芯片配置数据的下载方式的问题。本申请提供的电路包括:下载方式集成模块、第一多路选择器和第二多路选择器;下载方式集成模块包括URAT模块、SPI模块、AHB模块中的至少两个;第一多路选择器根据FPGA芯片当前连接的引脚状态,得到FPGA芯片的配置数据的下载方式;第二多路选择器根据下载方式,向下载方式集成模块发送用于激活目标下载模块的选择信号;下载方式集成模块接收选择信号,激活下载模块,并通过下载模块将FPGA芯片的配置数据下载至FPGA芯片。

    一种基于共享存储介质的多核心控制切换系统及方法

    公开(公告)号:CN117590783A

    公开(公告)日:2024-02-23

    申请号:CN202311576346.1

    申请日:2023-11-23

    IPC分类号: G05B19/042 H04L49/103

    摘要: 本发明涉及计算机技术领域,公开了一种基于共享存储介质的多核心控制切换系统及方法,包括:第一核心、至少一个第二核心、与至少一个第二核心一一对应的至少一个访存控制模块、内存库功能分发模块以及共享存储介质,至少一个第二核心通过至少一个访存控制模块连接至共享存储介质,至少一个访存控制模块通过内存库功能分发模块与第一核心连接,第一核心用于获取计算任务,利用预设软件将计算任务分发至至少一个第二核心,第二核心用于执行分发的计算任务,将计算结果经访存控制模块存储在共享存储介质中,第一核心还用于通过内存库功能分发模块以及访存控制模块从共享存储介质中读取计算结果。解决了多核心数据交换存在延迟以及性能差的问题。