-
公开(公告)号:CN104333384B
公开(公告)日:2017-04-12
申请号:CN201410638509.9
申请日:2014-11-13
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属集成电路技术领域,具体为一种采用失调平均和内插共享电阻网络的折叠内插模数转换器。本发明的折叠内插模数转换器由单一T/H电路、参考电阻串、预放大电路阵列、失调平均与内插共享电阻网络(内插系数为I)、折叠系数为F的折叠电路(1‑N级)、比较器阵列、数字编码电路和二进制数字码输出驱动模块构成。其中,内插采用无源电阻方式,将无源内插电阻和失调平均电阻共享融合。本发明消除了失调平均电阻和无源内插电阻级联时,无源内插电阻对失调平均电阻的影响;省略传统结构中的其它独立内插电路模块,降低功耗;有利于折叠内插信号路径中级联带宽的设计,使得系统更易于实现高带宽设计。
-
公开(公告)号:CN106357269A
公开(公告)日:2017-01-25
申请号:CN201610807327.9
申请日:2016-09-07
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种用于高速时间交织模数转换器中的输入缓冲器。本发明的输入缓冲器包括时间交织模数转换器模型、一级低电平转高电平的缓冲器、一级高电平转低电平的缓冲器;两级缓冲器采用源跟随器的结构,通过第一级缓冲器隔离输入信号和各个通道,通过各个通道内的第二级缓冲器减少通道间的信号干扰以及电荷注入对于前一级信号的影响。本发明用于时间交织的高速高精度奈奎斯特ADC中,在第一级缓冲器中引入前馈电容来提高精度,在第二级缓冲器中引入N、P两路输入来提高速度、减少功耗。相对于已有的缓冲器,本发明提出了适用于时间交织ADC的两级缓冲器结构,并针对逐级设计给出了优化设计方案。
-
公开(公告)号:CN104348486A
公开(公告)日:2015-02-11
申请号:CN201410638369.5
申请日:2014-11-13
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属集成电路技术领域,具体为一种带冗余位单级折叠内插流水线模数转换器。该模数转换器由单一跟踪保持栅压自举开关、参考电压电阻串、M级(N+0.5)bits量化的折叠内插子模数转换器、数字编码电路和二进制数字码输出驱动电路模块构成;(N+0.5)bits量化的折叠内插子模数转换器由:预放大器阵列、折叠器阵列、失调平均和内插共享电阻网络、比较器阵列和有效信号路径选择开关构成。该(N×M)bits流水线结构将硬件开销与设计精度之间的指数关系简化为线性关系,同时摒除了传统流水线结构中存在的一些非线性因素,提高了模数转换器的采样速度,降低了模数转换器的功耗,有利于单通道超高速高能效模数转换器的实现。
-
公开(公告)号:CN106067817B
公开(公告)日:2019-02-26
申请号:CN201610411806.9
申请日:2016-06-14
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为基于可控非对称动态比较器的1.5比特冗余加速的逐次逼近型模数转换器。本发明提供的模数转换器结构包括两个相同的栅压自举开关,一组对称的N位二进制电容阵列,两个可控非对称动态比较器,一个普通动态比较器和SAR ADC的数字逻辑电路模块。本发明引入1.5比特冗余加速技术,缩短了等待前几位建立完全的时间,加快了模数转换器的转换速率,增加了冗余度,减少误码、失码,提高精度。相比于传统技术,能够大幅度简化电路规模,特别是省略参考电压产生电路,继而降低模数转换器的功耗和面积,迅速变化建立等效参考电压值,加快模数转换器的转换速度,且具有普适性,可以应用于其他0.5比特的应用场景。
-
公开(公告)号:CN106817131B
公开(公告)日:2020-05-08
申请号:CN201510857000.8
申请日:2015-11-30
Applicant: 复旦大学
IPC: H03M1/38
Abstract: 本发明提供了一种基于动态振铃式运算放大器的高速流水线‑逐次逼近型ADC,包括:流水线型量化前端,实现该ADC中的高位的量化,其中该流水线型量化前端内设置有用于进行残差放大的动态振铃式残差放大器;余量量化后端,由两个逐次逼近型ADC子通道构成,用于实现ADC中的低位的比较量化,其中该两个逐次逼近型ADC子通道的输入端分别连接该动态振铃式残差放大器的输出端;数字选择和冗余位校准模块,与该两个逐次逼近型ADC子通道的输出端相连接并用于实现双通道时间交织的该逐次逼近型ADC的数字输出选择、数字输出的时刻对准以及冗余位校准。本发明相对于传统的流水线‑逐次逼近型ADC的高速率、低功耗的特点,减小了级间残差放大器静态功耗的开销。
-
公开(公告)号:CN108540134A
公开(公告)日:2018-09-14
申请号:CN201810226505.8
申请日:2018-03-19
Applicant: 复旦大学
IPC: H03M1/34
Abstract: 本发明属于集成电路技术领域,具体涉及一种应用于高速高精度模数转换器中的输入缓冲器。其包括带有补偿电容的源极跟随器、辅助运算放大器、电平移位管。高速高精度模数转换器中采样电容容值大,在使用时需要在信号源与模数转换器之间插入输入缓冲器来驱动高速高精度模数转换器中的采样电容、隔离模数转换器核心电路与片外信号源、隔离模数转换器核心电路与芯片封装的寄生电感。传统的集成模数转换器输入缓冲器由源极跟随器实现,该结构难以达到大于14位的输入-输出线性度。本发明通过在传统的带补偿电容的源极跟随器(射极跟随器)基础上增加辅助运算放大器,实现了运算放大器辅助的输入缓冲器,显著提高集成模数转换器输入缓冲器的线性度。
-
公开(公告)号:CN104348486B
公开(公告)日:2017-11-17
申请号:CN201410638369.5
申请日:2014-11-13
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属集成电路技术领域,具体为一种带冗余位单级折叠内插流水线模数转换器。该模数转换器由单一跟踪保持栅压自举开关、参考电压电阻串、M级(N+0.5)bits量化的折叠内插子模数转换器、数字编码电路和二进制数字码输出驱动电路模块构成;(N+0.5)bits量化的折叠内插子模数转换器由:预放大器阵列、折叠器阵列、失调平均和内插共享电阻网络、比较器阵列和有效信号路径选择开关构成。该(N×M)bits流水线结构将硬件开销与设计精度之间的指数关系简化为线性关系,同时摒除了传统流水线结构中存在的一些非线性因素,提高了模数转换器的采样速度,降低了模数转换器的功耗,有利于单通道超高速高能效模数转换器的实现。
-
公开(公告)号:CN104333384A
公开(公告)日:2015-02-04
申请号:CN201410638509.9
申请日:2014-11-13
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属集成电路技术领域,具体为一种采用失调平均和内插共享电阻网络的折叠内插模数转换器。本发明的折叠内插模数转换器由单一T/H电路、参考电阻串、预放大电路阵列、失调平均与内插共享电阻网络(内插系数为I)、折叠系数为F的折叠电路(1-N级)、比较器阵列、数字编码电路和二进制数字码输出驱动模块构成。其中,内插采用无源电阻方式,将无源内插电阻和失调平均电阻共享融合。本发明消除了失调平均电阻和无源内插电阻级联时,无源内插电阻对失调平均电阻的影响;省略传统结构中的其它独立内插电路模块,降低功耗;有利于折叠内插信号路径中级联带宽的设计,使得系统更易于实现高带宽设计。
-
公开(公告)号:CN106357269B
公开(公告)日:2020-05-26
申请号:CN201610807327.9
申请日:2016-09-07
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种用于高速时间交织模数转换器中的输入缓冲器。本发明的输入缓冲器包括时间交织模数转换器模型、一级低电平转高电平的缓冲器、一级高电平转低电平的缓冲器;两级缓冲器采用源跟随器的结构,通过第一级缓冲器隔离输入信号和各个通道,通过各个通道内的第二级缓冲器减少通道间的信号干扰以及电荷注入对于前一级信号的影响。本发明用于时间交织的高速高精度奈奎斯特ADC中,在第一级缓冲器中引入前馈电容来提高精度,在第二级缓冲器中引入N、P两路输入来提高速度、减少功耗。相对于已有的缓冲器,本发明提出了适用于时间交织ADC的两级缓冲器结构,并针对逐级设计给出了优化设计方案。
-
公开(公告)号:CN106817131A
公开(公告)日:2017-06-09
申请号:CN201510857000.8
申请日:2015-11-30
Applicant: 复旦大学
IPC: H03M1/38
Abstract: 本发明提供了一种基于动态振铃式运算放大器的高速流水线-逐次逼近型ADC,包括:流水线型量化前端,实现该ADC中的高位的量化,其中该流水线型量化前端内设置有用于进行残差放大的动态振铃式残差放大器;余量量化后端,由两个逐次逼近型ADC子通道构成,用于实现ADC中的低位的比较量化,其中该两个逐次逼近型ADC子通道的输入端分别连接该动态振铃式残差放大器的输出端;数字选择和冗余位校准模块,与该两个逐次逼近型ADC子通道的输出端相连接并用于实现双通道时间交织的该逐次逼近型ADC的数字输出选择、数字输出的时刻对准以及冗余位校准。本发明相对于传统的流水线-逐次逼近型ADC的高速率、低功耗的特点,减小了级间残差放大器静态功耗的开销。
-
-
-
-
-
-
-
-
-