上电复位电路以及集成电路系统
    1.
    发明公开

    公开(公告)号:CN111884635A

    公开(公告)日:2020-11-03

    申请号:CN202010559968.3

    申请日:2020-06-18

    IPC分类号: H03K17/22

    摘要: 本发明公开了上电复位电路以及集成电路系统,包括依次连接的以下部件:环形振荡器模块、延迟模块、与逻辑电路模块、充电模块以及比较器模块;环形振荡器模块用于产生时钟脉冲信号;延迟模块用于将时钟脉冲信号延时预设时间后输出延时后脉冲信号;与逻辑电路模块用于基于时钟脉冲信号及延时后脉冲信号生成开关控制信号,其中开关控制信号对应的占空比小于预设定的占空比阈值;充电模块用于基于开关控制信号生成端电压;以及比较器模块用于在端电压大于预设定的电压基准时,输出上电复位信号和控制信号,其中控制信号能够使得环形振荡器模块停止产生时钟脉冲信号。本发明可以产生较宽的复位脉冲信号波形,满足系统对宽复位信号的需求。

    一种输出电流可调整串联型LED恒流驱动电路、方法及设备

    公开(公告)号:CN112135393A

    公开(公告)日:2020-12-25

    申请号:CN202011089779.0

    申请日:2020-10-13

    发明人: 蔡俊 黄继颇 杨维

    IPC分类号: H05B45/345

    摘要: 本发明提供一种输出电流可调整串联型LED恒流驱动电路、方法及设备,属于模拟集成电路设计技术领域。所述恒流驱动电路包括:可调整带隙基准电压电路;差分输入误差放大器的第一输入端和第二输入端与可调整带隙基准电压电路的输出端连接;第一驱动晶体管的漏极用于外接恒流电源,栅极与差分输入误差放大器的输出端连接;第二驱动晶体管,第二驱动晶体管的漏极与第一驱动晶体管的漏极连接,栅极与第一驱动晶体管的栅极连接,第二驱动晶体管的源极用于输出恒流电流;电流检测支路的第一端与差分输入误差放大器的第三输入端、第一驱动晶体管的源极连接,电流检测支路的第二端与差分输入误差放大器的第四输入端、第二驱动晶体管的源极连接。

    一种斜坡电压发生器以及斜坡电压的生成方法

    公开(公告)号:CN111752327A

    公开(公告)日:2020-10-09

    申请号:CN202010561158.1

    申请日:2020-06-18

    IPC分类号: G05F1/56

    摘要: 本发明涉及集成电路领域,公开一种斜坡电压发生器以及斜坡电压的生成方法,包括:主动电容的VA端连接于电压输入端,主动电容的VB端接地,电压输入端与主动电容形成有用于给主动电容充电至基准电压的第一充电电路;主动电容的VA端依次连接于用于输出电压的积分电容的一端以及运放AMP的正输入端,积分电容的另一端接地,主动电容的VB端依次连接于运放AMP的输出Vp端和运放AMP的负输入端,主动电容与运放AMP形成有用于给积分电容分配电荷的第二充电电路;控制信号产生电路用于使得第一充电电路和第二充电电路交替导通而给积分电容充电以使其电压达到输出用户需求的目标电压。本发明可以产生线性度高的斜坡电压。

    一种混合型静电放电保护电路、芯片以及集成电路

    公开(公告)号:CN111864711A

    公开(公告)日:2020-10-30

    申请号:CN202010618324.7

    申请日:2020-06-30

    IPC分类号: H02H9/04

    摘要: 本发明涉及集成电路设计技术领域,公开了一种混合型静电放电保护电路、芯片以及集成电路,所述混合型静电放电保护电路包括:分压电路,电性连接于待分压引脚;电压检测电路,电性连接于所述分压电路,用于检测所述分压电路上的静电电荷的电压,并在所述电压大于预设定的安全电压阈值时,输出电荷泄放指令;以及电荷泄放开关,电性连接于所述电压检测电路,用于响应于所述电荷泄放指令,被开启以泄放所述静电电荷。该混合型静电放电保护电路克服了现有技术中无法达到很好的静电防护效果。

    迟滞电压可配置的比较器及迟滞电压的控制方法

    公开(公告)号:CN111756358A

    公开(公告)日:2020-10-09

    申请号:CN202010559965.X

    申请日:2020-06-18

    IPC分类号: H03K5/24

    摘要: 本发明公开了一种迟滞电压可配置的比较器及其迟滞电压的控制方法,包括:基准电压电路,用于给差分输入电路及共源共栅电路分别提供第一基准电压及第二基准电压;差分输入电路,包括:第一差分输入级及第二差分输入级;以及所述共源共栅电路,用于将所述第一差分输入级的输出电压和所述第二差分输入级的电压放大后发送至所述比较器本体。本发明可以实现迟滞电压的可配置,可对高低转换阀值进行精确的调节,满足系统设计时,对不同迟滞电压的需求。

    线性稳压器的补偿电路及线性稳压器

    公开(公告)号:CN118068902A

    公开(公告)日:2024-05-24

    申请号:CN202410141361.1

    申请日:2024-01-31

    发明人: 蔡俊 黄继颇

    IPC分类号: G05F1/56

    摘要: 本申请公开了一种线性稳压器的补偿电路及线性稳压器。该线性稳压器输出端提供输出电压至负载,其中,该补偿电路包括:电流补偿路径,设置在电源电压与线性稳压器的输出端之间,用于提供补偿电流至线性稳压器的输出端,以对输出电压的瞬时下降进行补偿;以及微分电路,根据输出电压与基准电压之间电压差的变化值提供第一控制电压,且第一控制电压与电流补偿路径的控制端耦合,以使电流补偿路径根据第一控制电压调节补偿电流。根据本申请提供的线性稳压器,能够通过微分电路快速响应输出电压的瞬时变化,并对线性稳压器的输出端提供补偿电流以对输出电压的瞬时下降进行补偿,从而减小输出电压的降落幅度以提高线性稳压器的瞬态性能。

    迟滞电压可配置的比较器及迟滞电压的控制方法

    公开(公告)号:CN111756358B

    公开(公告)日:2024-05-14

    申请号:CN202010559965.X

    申请日:2020-06-18

    IPC分类号: H03K5/24

    摘要: 本发明公开了一种迟滞电压可配置的比较器及其迟滞电压的控制方法,包括:基准电压电路,用于给差分输入电路及共源共栅电路分别提供第一基准电压及第二基准电压;差分输入电路,包括:第一差分输入级及第二差分输入级;以及所述共源共栅电路,用于将所述第一差分输入级的输出电压和所述第二差分输入级的电压放大后发送至所述比较器本体。本发明可以实现迟滞电压的可配置,可对高低转换阀值进行精确的调节,满足系统设计时,对不同迟滞电压的需求。

    超级结制作方法及超级结
    8.
    发明公开

    公开(公告)号:CN112635326A

    公开(公告)日:2021-04-09

    申请号:CN202011460905.9

    申请日:2020-12-11

    IPC分类号: H01L21/336 H01L29/06

    摘要: 本发明提供一种超级结制作方法及超级结,该方法包括:提供一半导体衬底,半导体衬底表面形成有具有第一导电类型掺杂的第一外延层,在第一外延层上形成具有刻蚀窗口的掩膜层,通过掩膜层在第一外延层内形成垂直的浅沟槽,然后利用浅沟槽的自对准,在浅沟槽底部的第一外延层进行多次第二导电类型的离子注入,然后去除掩膜层,进行热推进,将第二导电类型掺杂进行扩散,在浅沟槽与半导体衬底之间形成第二导电类型掺杂区,第二导电类型掺杂区与浅沟槽垂直对准,然后在前沟槽内填充具有第二导电类型掺杂的第二外延层,形成超级结。通过本发明提供的方法,能够降低工艺成本,减弱工艺难度,提高器件的可靠性。

    一种混合型静电放电保护电路、芯片以及集成电路

    公开(公告)号:CN212849856U

    公开(公告)日:2021-03-30

    申请号:CN202021258109.2

    申请日:2020-06-30

    IPC分类号: H02H9/04

    摘要: 本实用新型涉及集成电路设计技术领域,公开了一种混合型静电放电保护电路、芯片以及集成电路,所述混合型静电放电保护电路包括:分压电路,电性连接于待分压引脚;电压检测电路,电性连接于所述分压电路,用于检测所述分压电路上的静电电荷的电压,并在所述电压大于预设定的安全电压阈值时,输出电荷泄放指令;以及电荷泄放开关,电性连接于所述电压检测电路,用于响应于所述电荷泄放指令,被开启以泄放所述静电电荷。该混合型静电放电保护电路克服了现有技术中无法达到很好的静电防护效果。

    一种输出电流可调整串联型LED恒流驱动电路及设备

    公开(公告)号:CN213368190U

    公开(公告)日:2021-06-04

    申请号:CN202022289802.2

    申请日:2020-10-13

    发明人: 蔡俊 黄继颇 杨维

    IPC分类号: H05B45/345

    摘要: 本实用新型提供一种输出电流可调整串联型LED恒流驱动电路及设备,属于模拟集成电路设计技术领域。所述恒流驱动电路包括:可调整带隙基准电压电路;差分输入误差放大器的第一输入端和第二输入端与可调整带隙基准电压电路的输出端连接;第一驱动晶体管的漏极用于外接恒流电源,栅极与差分输入误差放大器的输出端连接;第二驱动晶体管,第二驱动晶体管的漏极与第一驱动晶体管的漏极连接,栅极与第一驱动晶体管的栅极连接,第二驱动晶体管的源极用于输出恒流电流;电流检测支路的第一端与差分输入误差放大器的第三输入端、第一驱动晶体管的源极连接,电流检测支路的第二端与差分输入误差放大器的第四输入端、第二驱动晶体管的源极连接。