模拟量输入输出模块通道的校准方法、装置、设备及介质

    公开(公告)号:CN117406638A

    公开(公告)日:2024-01-16

    申请号:CN202311413725.9

    申请日:2023-10-27

    IPC分类号: G05B19/042

    摘要: 本发明公开了一种模拟量输入输出模块通道的校准方法、装置、设备及介质,校准方法包括:获取与待校准模拟量输入输出模块的模块类型对应的标准信号;将标准信号传输至待校准模拟量输入输出模块的至少一个通道;比较至少一个通道的通道信号与标准信号是否一致,若不一致,则根据标准信号校准通道信号。本发明通过将获取的与待校准模拟量输入输出模块的模块类型对应的标准信号传输至待校准模拟量输入输出模块的至少一个通道;在比较出至少一个通道的通道信号与标准信号不一致时,根据标准信号校准不一致的通道信号,实现了模拟量输入输出模块的多通道的自动化校准,提高了校准效率。

    软件开发质量的评价方法、系统、电子设备及介质

    公开(公告)号:CN115495385A

    公开(公告)日:2022-12-20

    申请号:CN202211320726.4

    申请日:2022-10-26

    IPC分类号: G06F11/36

    摘要: 本发明公开了一种软件开发质量的评价方法、系统、电子设备及介质,该方法包括:获取第N轮次的异常软件的责任性异常总数量以及剩余责任性异常数量;基于剩余责任性异常数量以及责任性异常总数量计算剩余责任性异常数量百分比;基于该百分比计算第N轮次的异常消缺直通率;基于异常消缺直通率评价第N轮次的软件开发质量。本发明基于第N轮次的责任性异常总数量以及剩余责任性异常数量计算剩余责任性异常数量百分比,并基于剩余责任性异常数量百分比计算第N轮次的异常消缺直通率,基于异常消缺直通率评价该轮次的软件开发质量,能够伴随软件开发过程,直观可靠的评估不同轮次的软件开发质量,提高了软件开发质量评价效率以及评价的准确性。

    控件识别方法、系统、设备和存储介质

    公开(公告)号:CN113986729A

    公开(公告)日:2022-01-28

    申请号:CN202111254972.X

    申请日:2021-10-27

    摘要: 本发明提供一种控件识别方法、系统、设备和存储介质,所述控件识别方法包括:获取包括待识别控件的目标图像;将所述目标图像输入控件识别模型,得到所述待识别控件的种类,其中所述控件识别模型由包括控件的样本图像训练得到。本发明通过获取包括待识别控件的目标图像,将目标图像输入控件识别模型,得到待识别控件的种类,实现了自动识别控件的种类,将自动识别控件的种类应用于仪控系统的测试以判断控件的种类变化是否符合预期,有助于实现无人值守化的智能测试,提高了测试效率,减少了人工的测试工作量,能够实现长时间的大数量控件测试,提高了测试量和测试覆盖面。

    检测装置
    4.
    发明公开
    检测装置 审中-实审

    公开(公告)号:CN117491844A

    公开(公告)日:2024-02-02

    申请号:CN202311459258.3

    申请日:2023-11-03

    IPC分类号: G01R31/28 G05B23/02

    摘要: 本发明公开了一种检测装置,涉及DCS系统测试领域。该检测装置用于与待测模块插接,待测模块上具有多个待测通道,该检测装置具体包括有密集端子排、多个探针和连接器,多个探针的首端按照多个待测通道的间距穿设出密集端子排,多个探针的末端分别通过所对应的线缆连接在连接器对应的触点上。当需要对该待测模块的多个待测通道进行信号检测时,仅需要将密集端子排靠近待测模块,使得多个探针同时插入对应的待测通道,每一个探针检测到的信号再通过对应的线缆输出至连接器对应的触点上,实现对多个待测通道的同时测试,避免对每个测试通道依次进行接线、拆线的操作,大大提高了测试速度,降低设备调试周期,同时也提高了测试的准确性。

    滤除应力干扰的试验方法、系统、设备及介质

    公开(公告)号:CN117367773A

    公开(公告)日:2024-01-09

    申请号:CN202311316230.4

    申请日:2023-10-11

    IPC分类号: G01M13/00 G01N25/00 G01R31/00

    摘要: 本公开提供了一种滤除应力干扰的试验方法、系统、设备及介质,该试验方法包括:根据加速试验的试验目的,预设加速试验的主要应力;根据主要应力,确定由主要应力产生的附加应力;判断附加应力是否会对试验目的产生干扰;若是,则获取削弱附加应力的目标应力;对试验对象施加主要应力和目标应力,以进行加速试验。本公开通过判断试验中由主要应力产生的附加应力是否会对试验目的产生影响,在会产生影响的情况下,利用附加应力对应的不产生加速效应、或产生弱加速效应的目标应力,来滤除附加应力的干扰,以控制加速试验中应力的种类和数量,保证主要应力与试验目的之间的量化关系,提高了试验结果准确性、降低了试验的复杂性、节约了时间成本。

    指示灯的状态识别方法、系统、设备及介质

    公开(公告)号:CN117475169A

    公开(公告)日:2024-01-30

    申请号:CN202311498693.7

    申请日:2023-11-10

    摘要: 本发明公开了一种指示灯的状态识别方法、系统、设备及介质,其中,状态识别方法包括:获取对目标设备中的指示灯进行拍摄的原始图像;对所述原始图像进行裁剪,以得到第一指示灯图像;对所述第一指示灯图像进行透视变换,以得到第二指示灯图像;基于所述第二指示灯图像识别所述指示灯的状态。本发明首先通过对原始图像进行裁剪处理消除背景中的影响因素,再通过透视变换处理消除图像角度偏差对图像信息产生的影响,从而使图像中的指示灯状态更贴合实际情况,减少了干扰信息,进而提高了指示灯的状态识别的准确率。

    模块自动识别及智能定位抓取装置

    公开(公告)号:CN117283563A

    公开(公告)日:2023-12-26

    申请号:CN202311458476.5

    申请日:2023-11-03

    IPC分类号: B25J9/16 B25J19/04

    摘要: 本发明公开了一种模块自动识别及智能定位抓取装置,其包括:机械臂;抓取机构,所述抓取机构连接于所述机械臂,且所述抓取机构用于抓取待测模块;摄像头识别模块,所述摄像头识别模块连接于所述机械臂上,且所述摄像头识别模块用于对所述待测模块进行拍摄以识别所述待测模块的类型。本发明的模块自动识别及智能定位抓取装置,通过机械臂驱动摄像头识别模块和抓取机构的移动,摄像头识别模块将用于对不同类型的待测模块进行识别,抓取机构将用于对不同类型的待测模块进行抓取,无需人工操作,从而能够用于减少模块生产后进行测试时的人员需求,全面大幅提高生产效率,降低人力成本。

    基于FPGA的界面显示系统
    9.
    发明授权

    公开(公告)号:CN110502198B

    公开(公告)日:2023-06-16

    申请号:CN201811146232.2

    申请日:2018-09-29

    IPC分类号: G06F3/14 G06F3/147 G06F21/84

    摘要: 本发明公开了一种基于FPGA的界面显示系统。所述界面显示系统包括:数据包生成模块、FPGA组件和显示模块;所述数据包生成模块用于生成至少一界面数据包,并将所述至少一界面数据包发送至所述FPGA组件;所述FPGA组件用于根据所述界面数据包生成人机界面;所述显示模块用于显示所述人机界面。本发明基于FPGA通过各种硬件电路联合运行实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高。

    信号切换方法、系统及应用其的自动化测试方法、系统

    公开(公告)号:CN115407691A

    公开(公告)日:2022-11-29

    申请号:CN202210991932.1

    申请日:2022-08-17

    IPC分类号: G05B19/042

    摘要: 本申请公开了一种信号切换方法、系统及应用其的自动化测试方法、系统。该自动化测试方法可以通过主控计算机控制若干工控机进行自动化测试,包括:设置目标工控机的信号切换状态信息为模拟操控状态;获取目标工控机需要执行的测试操作;根据测试操作生成对应的控制指令并发送至目标工控机;根据工控机的信号切换方法,将控制指令转换为第二电信号发送至目标工控机,控制目标工控机同步执行测试操作。该信号切换方法使得工控机不用频繁重启也可以是在模拟操控状态和轨迹球操控状态之间正常切换。该自动化测试方法基于该信号切换方法,可以保证测试过程连贯流畅,提高测试效率,并且避免目标工控机频繁重启,减少目标工控机的寿命损耗。