基于DW8051核的现场可编程门阵列片上可编程系统

    公开(公告)号:CN101286181B

    公开(公告)日:2012-01-18

    申请号:CN200810016643.X

    申请日:2008-05-30

    申请人: 山东大学

    IPC分类号: G06F17/50

    摘要: 本发明提供了一种基于DW8051核的现场可编程门阵列片上可编程系统,该片上可编程系统以DW8051核为核心,包括存储器、外部接口和为整个系统提供时钟和复位信号的时钟复位电路;存储器包括ROM程序存储器、扩展数据存储器和内部数据存储器三部分存储空间;外部接口电路包括SFR译码模块、IIC总线接口、外设小系统三个小模块;时钟复位电路包括时钟信号产生和复位产生两个模块。本发明的片上可编程系统由于内部集成了DW8051核,提高了此控制系统的运行速度;由于在FPGA内部实现控制逻辑,增强了系统的抗干扰性,稳定性。本发明可以根据实际系统需要修改相应逻辑算法,具有很强的灵活性和可配置性。

    加油机控制系统SOC芯片
    5.
    发明公开

    公开(公告)号:CN101510075A

    公开(公告)日:2009-08-19

    申请号:CN200910014565.4

    申请日:2009-03-11

    申请人: 山东大学

    IPC分类号: G05B19/04

    摘要: 加油机控制系统SOC芯片,属加油机控制技术。由CPU处理模块、数据传输模块、CAN总线控制模块、RAM数据存储模块、ROM程序存储模块、在线程序烧录模块、Viterbi编译码模块、JTAG测试模块、IO引脚模块组成;数据传输模块、CAN总线控制模块、RAM数据存储模块、在线程序烧录模块分别与CPU处理模块相连,ROM程序存储模块与在线程序烧录模块相连,Viterbi编译码模块与数据传输模块相连,数据传输模块、CAN总线控制模块、在线程序烧录模块、Viterbi编译码模块分别与JTAG测试模块相连,JTAG测试模块与IO引脚模块相连。本发明成本低,集成度高,稳定性好,具有极佳的推广价值。

    一种有限冲激响应滤波器的设计方法

    公开(公告)号:CN101150306A

    公开(公告)日:2008-03-26

    申请号:CN200710113256.3

    申请日:2007-10-24

    申请人: 山东大学

    发明人: 袁东风 王昆

    IPC分类号: H03H17/02

    摘要: 本发明公开了一种有限冲激响应滤波器的设计方法,是将FIR滤波器的系数以二进制形式表示,展成一系数阵列,然后对此阵列进行拆分,生成若干具有特殊规律的新子阵列,每个子阵列都对应着一个子查找表,每个子查找表的输出值,直接由其输入数据的相应位构成,从而不需要查找表单元(lut),最后,将每个子查找表的输出进行累加,即得总查找表的输出值。本发明可很好的减少lut的使用,从而可以非常有效的节约FPGA内部资源,简化设计过程,降低设计成本,提高设计效率。

    一种有限冲激响应滤波器的设计方法

    公开(公告)号:CN101150306B

    公开(公告)日:2010-06-09

    申请号:CN200710113256.3

    申请日:2007-10-24

    申请人: 山东大学

    发明人: 袁东风 王昆

    IPC分类号: H03H17/02

    摘要: 本发明公开了一种有限冲激响应滤波器的设计方法,是将FIR滤波器的系数以二进制形式表示,展成一系数阵列,然后对此阵列进行拆分,生成若干具有特殊规律的新子阵列,每个子阵列都对应着一个子查找表,每个子查找表的输出值,直接由其输入数据的相应位构成,从而不需要查找表单元(lut),最后,将每个子查找表的输出进行累加,即得总查找表的输出值。本发明可很好的减少lut的使用,从而可以非常有效的节约FPGA内部资源,简化设计过程,降低设计成本,提高设计效率。

    基于DW8051核的现场可编程门阵列片上可编程系统

    公开(公告)号:CN101286181A

    公开(公告)日:2008-10-15

    申请号:CN200810016643.X

    申请日:2008-05-30

    申请人: 山东大学

    IPC分类号: G06F17/50

    摘要: 本发明提供了一种基于DW8051核的现场可编程门阵列片上可编程系统,该片上可编程系统以DW8051核为核心,包括存储器、外部接口和为整个系统提供时钟和复位信号的时钟复位电路;存储器包括ROM程序存储器、扩展数据存储器和内部数据存储器三部分存储空间;外部接口电路包括SFR译码模块、IIC总线接口、外设小系统三个小模块;时钟复位电路包括时钟信号产生和复位产生两个模块。本发明的片上可编程系统由于内部集成了DW8051核,提高了此控制系统的运行速度;由于在FPGA内部实现控制逻辑,增强了系统的抗干扰性,稳定性。本发明可以根据实际系统需要修改相应逻辑算法,具有很强的灵活性和可配置性。