-
公开(公告)号:CN108958647B
公开(公告)日:2021-08-06
申请号:CN201810251840.3
申请日:2018-03-26
申请人: 旺宏电子股份有限公司
IPC分类号: G06F3/06
摘要: 一种存储器装置包括:一存储器,具有一第一存储库的一第一页与一第二存储库的一第二页;以及一地址译码器,用以将多个指令地址映射至多个实体地址。该存储器装置还包括一电路,用以维持一状态以指示一最近写入页,译码包括指令地址的多个指令序,以及实施一操作,该操作包括:(i)响应于接收一第一指令序,该第一指令序包括一读取指令地址,该读取指令地址用以读取数据,根据该状态,使得该地址译码器将该读取指令地址映射至该第一页与该第二页的其中一页;以及(ii)响应于接收一第二指令序,该第二指令序包括一写入指令地址,该写入指令地址用以写入数据,根据该状态,使得该地址译码器将该写入指令地址映射至该第一页与该第二页的其中另一页。
-
公开(公告)号:CN108958650B
公开(公告)日:2021-06-15
申请号:CN201810497723.5
申请日:2018-05-22
申请人: 旺宏电子股份有限公司
摘要: 一种电子系统包括主机与客户端装置,其中客户端装置可被实际作为单个芯片封装式集成电路或多芯片电路,且具有逻辑以使用物理不可复制功能以产生安全密钥。所述装置可包括位于客户端上的逻辑以借由安全的方式将物理不可复制功能密钥提供至主机。物理不可复制功能可使用由非易失性存储器单元得到的熵以产生初始密钥。所述的逻辑用以停用对物理不可复制功能数据的改变,且因此在密钥储存于所述数据集后冻结所述密钥。
-
公开(公告)号:CN107315691B
公开(公告)日:2020-10-27
申请号:CN201610879604.7
申请日:2016-10-09
申请人: 旺宏电子股份有限公司
IPC分类号: G06F12/06
摘要: 本发明提供一种执行存取操作的方法及装置,此装置包含地址计数器及相关联的逻辑,用于产生地址以执行巢状环绕存取操作。巢状环绕存取操作可为读取操作或写入操作。环绕区段长度及环绕计数定义环绕区块。最初设定成所供应起始地址的回绕起始地址自环绕区段的下边界偏移。存取开始于回绕起始地址处且在环绕区段内以环绕方式继续进行。在存取紧接在回绕起始地址之前的地址之后,将回绕起始地址递增所述环绕区段的长度,或若环绕区段为环绕区块中的最后一段,则将回绕起始地址设定成环绕区块的下边界加上偏移。存取将继续直至终止事件。
-
公开(公告)号:CN111488630A
公开(公告)日:2020-08-04
申请号:CN201910670937.2
申请日:2019-07-24
申请人: 旺宏电子股份有限公司
摘要: 一种可配置安全存储区域的存储装置及其操作方法,存储装置包含存储阵列和安全电路,存储阵列具有I/O路径,以及耦接到存储阵列的I/O路径的安全电路。存储装置包含控制电路,以响应于配置数据而使用安全电路。存储装置包含配置储存器,以储存控制电路可存取的配置数据,以指定存储阵列中安全存储区域的位置和大小。响应于外部命令及配置数据,控制电路可被配置来响应于在外部命令中所指定的操作上而使用安全电路对安全存储区域内进行存取,或者响应于安全存储区域外的存取而不使用安全电路。
-
公开(公告)号:CN107480081B
公开(公告)日:2020-05-12
申请号:CN201710418347.1
申请日:2017-06-06
申请人: 旺宏电子股份有限公司
IPC分类号: G06F13/34
摘要: 一种存储器元件包括指令逻辑允许指令以指令通信协议中断识别写入操作的第一指令序列,然后直接进行接收和译码识别读取操作的第二指令序列,而不会发生与完成第一指令序列相关联的延迟。此外,指令逻辑被配置来响应发出于第二指令序列之后的第三指令序列。第三指令序列的嵌入操作和完成被中断的第一指令序列相关联,且能够执行由第一指令序列所识别的嵌入式操作。
-
公开(公告)号:CN108958650A
公开(公告)日:2018-12-07
申请号:CN201810497723.5
申请日:2018-05-22
申请人: 旺宏电子股份有限公司
CPC分类号: G06F3/0622 , G06F3/0659 , G06F3/0679 , G06F3/0688 , G06F13/42 , G11C7/24 , G11C8/20 , G11C16/10 , G11C16/22 , G11C16/26
摘要: 一种电子系统包括主机与客户端装置,其中客户端装置可被实际作为单个芯片封装式集成电路或多芯片电路,且具有逻辑以使用物理不可复制功能以产生安全密钥。所述装置可包括位于客户端上的逻辑以借由安全的方式将物理不可复制功能密钥提供至主机。物理不可复制功能可使用由非易失性存储器单元得到的熵以产生初始密钥。所述的逻辑用以停用对物理不可复制功能数据的改变,且因此在密钥储存于所述数据集后冻结所述密钥。
-
公开(公告)号:CN108932209A
公开(公告)日:2018-12-04
申请号:CN201711468894.7
申请日:2017-12-28
申请人: 旺宏电子股份有限公司
CPC分类号: G11C16/26 , G06F12/0246 , G06F13/4004 , G11C7/06 , G11C7/1051 , G11C7/1078 , G11C11/4093 , G11C16/0483
摘要: 本发明公开了一种存储器装置及其操作方法。存储器装置包括一存储器阵列及一逻辑电路。逻辑电路耦接至存储器阵列,并用以响应来自一控制器的一操作指令,执行一对应操作。当一中断事件发生于对应操作期间,逻辑电路记录一存储器状态,且逻辑电路还用以响应来自控制器的一状态读取指令,输出存储器状态至控制器。
-
公开(公告)号:CN104810061B
公开(公告)日:2018-08-24
申请号:CN201410041249.7
申请日:2014-01-28
申请人: 旺宏电子股份有限公司
IPC分类号: G11C29/42
摘要: 本发明公开了一种储存数据集(data set)以及数据集的ECC于存储器中的操作方法。此方法包括在将新数据写入在一数据集中时,如果储存新数据及事先在数据集中被编程的数据的一些可编址段包括至少一预定数目的可编址段,则计算并储存一ECC。此方法包括通过使用ECC及从ECC衍生出的一第一额外ECC位,来储存关于是否致能或禁能ECC的使用的多个指示。此方法包括从一数据集读取一扩展ECC(包括一ECC及从ECC衍生出的一第一额外ECC位),并依据为数据集所储存的指示而致能或禁能ECC的使用。此方法包括通过使用这些指示及一第二额外ECC位来致能空白数据集的ECC的使用。
-
公开(公告)号:CN107689243A
公开(公告)日:2018-02-13
申请号:CN201710659006.3
申请日:2017-08-03
申请人: 旺宏电子股份有限公司
摘要: 本发明阐述了一种利用存储于非易失性存储器中的安全密钥以及在包括例如闪存单元等非易失性存储器单元的集成电路上产生基于物理不可复制功能的数据集的系统及方法。所述方法包括:将安全密钥存储于非易失性存储器阵列的多个区块中的特定区块中;在耦合至非易失性存储器阵列的安全逻辑电路中,在协议中利用存储于特定区块中的安全密钥来允许外部装置或通讯网络经由端口存取存储于多个区块中的各区块中的数据;以及允许安全逻辑对特定区块进行只读存取以供在协议中使用,并阻止经由端口存取特定区块。
-
公开(公告)号:CN106155567A
公开(公告)日:2016-11-23
申请号:CN201510154201.1
申请日:2015-04-02
申请人: 旺宏电子股份有限公司
IPC分类号: G06F3/06
CPC分类号: G11C7/00 , G06F12/0246 , G06F2212/1044 , G06F2212/1048 , G06F2212/7204 , G11C7/1015 , G11C7/1045 , G11C16/06
摘要: 本发明提供了一种存储器装置及其操作方法。该存储器装置包括一存储器阵列和一逻辑单元连接于存储器阵列上。存储器阵列包含有多个用来存储阵列数据的分页,以及多个额外阵列,分别对应这些分页,用来存储额外数据。逻辑单元被建构来接收一读取指令,并在一第一存取模式或一第二存取模式中执行一读取操作。在第一存取模式中,逻辑单元依序读出存储于这些分页中的阵列数据。在第二存取模式中,逻辑单元依序读出存储于这些分页中的阵列数据,以及存储于额外阵列中的额外数据。
-
-
-
-
-
-
-
-
-