-
-
公开(公告)号:CN101447789A
公开(公告)日:2009-06-03
申请号:CN200810190207.4
申请日:2002-12-26
申请人: 松下电器产业株式会社
IPC分类号: H03M1/36
摘要: 本发明提供一种A/D转换器和A/D转换方法,其中A/D转换器包括:决定分解度的控制部件;根据所述控制部件的信号来变更电流的放大器;由在一端输入所述放大器的输出而在另一端输入相互不同的电压的多个比较器所构成的电压比较器列;通过把所述电压比较器列的比较结果输入到所述控制部件中来修正分解度。
-
公开(公告)号:CN101322314A
公开(公告)日:2008-12-10
申请号:CN200780000507.5
申请日:2007-03-19
申请人: 松下电器产业株式会社
发明人: 中顺一
IPC分类号: H03M1/36
摘要: 本发明提供一种具有差动放大电路阵列和电压比较电路阵列的全快速型A/D转换器,包括用于使差动放大电路的输出动态范围在电压比较电路的输入动态范围内精确一致的调整电路(107),上述调整电路(107)具有的基准电压产生电路(119)中包含的多个电压生成电路(122)的电阻串联连接。通过该串联连接,能够减少电压生成电路(122)的面积,而且使差动放大电路阵列(102)的各差动放大电路(A1~Am+1)的输出动态范围在电压比较电路阵列(103)的各电压比较电路(Cr1~Crm+1)的输入动态范围内精确一致。进而,使用电压生成电路(122)的半电路来生成基准电压。由此,能进一步减少电压生成电路的面积。
-
公开(公告)号:CN101032079B
公开(公告)日:2010-04-21
申请号:CN200680000359.2
申请日:2006-04-20
申请人: 松下电器产业株式会社
CPC分类号: H03M1/0604 , H03M1/204 , H03M1/365
摘要: A/D变换器中,各个前置放大器(102)中具有前置放大器增益调整电路(109)。该前置放大器增益调整电路(109),只在前置放大器(102)的正负输出电位差超过了基准电位时,抑制前置放大器(102)的增益,限制前置放大器的正负输出电位差。因此,在A/D变换器的输入信号的频率较高的情况下,即使因制作过程偏差或温度变动、电源电压变动等导致前置放大器的增益升高,也不易发生前置放大器的输出畸变,从而抑制了A/D变换器的特性恶化。
-
公开(公告)号:CN101595638B
公开(公告)日:2012-07-18
申请号:CN200880003246.7
申请日:2008-05-28
申请人: 松下电器产业株式会社
CPC分类号: H03F3/45475 , H03F1/0261 , H03F1/34 , H03F3/3022 , H03F3/347 , H03F3/45928 , H03F3/68 , H03F2203/45136
摘要: 本发明提供一种偏压电路和具有该偏压电路的半导体集成电路。在将多个模拟信号通过各电容(C)传输到模拟信号处理电路(ANA2)的各输入端子时,将这些模拟信号的信号地线等的偏置电压提供给模拟信号处理电路的偏压电路(Bias)中,运算放大器(OpAS)从内置的差动放大电路(DA)的非反相输入(VIP)输入偏置电压(VIr),内置输出放大电路(OA1)的输出端子与差动放大电路的反相输入(VIM)连接,构成电压输出器。还设置多个输出放大电路(OA2~OAn),它们的输入端子与差动放大电路的输出端子连接,它们的输出端子与模拟信号处理电路的各输入端子(IN1~INn)连接。因此,不产生面积和功耗的增大,不导致模拟信号处理电路的各输入端子间的偏移的增大,能够有效防止这些输入端子间的相互干扰。
-
公开(公告)号:CN101447789B
公开(公告)日:2011-11-23
申请号:CN200810190207.4
申请日:2002-12-26
申请人: 松下电器产业株式会社
IPC分类号: H03M1/36
摘要: 本发明提供一种A/D转换器和A/D转换方法,其中A/D转换器包括:决定分解度的控制部件;根据所述控制部件的信号来变更电流的放大器;由在一端输入所述放大器的输出而在另一端输入相互不同的电压的多个比较器所构成的电压比较器列;通过把所述电压比较器列的比较结果输入到所述控制部件中来修正分解度。
-
公开(公告)号:CN101346880A
公开(公告)日:2009-01-14
申请号:CN200680048548.7
申请日:2006-04-18
申请人: 松下电器产业株式会社
CPC分类号: H03M1/0607 , H03K5/2481 , H03M1/204 , H03M1/362
摘要: 一种比较器(100),在并行型A/D转换器中使用,该比较器(100)具有复位晶体管(mra、mrb)。当比较器(100)为复位状态时,向上述PMOS复位晶体管(mra、mrb)提供时钟信号的倒相信号(/CLK),利用上述复位晶体管(mra、mrb)将成为差动对的两个内部节点(Va、Vb)的电压均强制复位为预定复位电压。上述时钟信号的倒相信号(/CLK)具有预定延迟时间而生成。由此,在比较器(100)为复位状态时,使内部节点(Va、Vb)的复位解除定时比比较器进行比较工作的定时迟。因此,即使时钟信号的频率和模拟输入信号的频率变高,在比较器为复位状态时也能较好均衡形成差动对的内部节点的电压,电压比较精度提高。
-
公开(公告)号:CN101032079A
公开(公告)日:2007-09-05
申请号:CN200680000359.2
申请日:2006-04-20
申请人: 松下电器产业株式会社
CPC分类号: H03M1/0604 , H03M1/204 , H03M1/365
摘要: A/D变换器中,各个前置放大器(102)中具有前置放大器增益调整电路(109)。该前置放大器增益调整电路(109),只在前置放大器(102)的正负输出电位差超过了基准电位时,抑制前置放大器(102)的增益,限制前置放大器的正负输出电位差。因此,在A/D变换器的输入信号的频率较高的情况下,即使因制作过程偏差或温度变动、电源电压变动等导致前置放大器的增益升高,也不易发生前置放大器的输出畸变,从而抑制了A/D变换器的特性恶化。
-
公开(公告)号:CN101595638A
公开(公告)日:2009-12-02
申请号:CN200880003246.7
申请日:2008-05-28
申请人: 松下电器产业株式会社
CPC分类号: H03F3/45475 , H03F1/0261 , H03F1/34 , H03F3/3022 , H03F3/347 , H03F3/45928 , H03F3/68 , H03F2203/45136
摘要: 本发明提供一种偏压电路和具有该偏压电路的半导体集成电路。在将多个模拟信号通过各电容(C)传输到模拟信号处理电路(ANA2)的各输入端子时,将这些模拟信号的信号地线等的偏置电压提供给模拟信号处理电路的偏压电路(Bias)中,运算放大器(OpAS)从内置的差动放大电路(DA)的非反相输入(VIP)输入偏置电压(VIr),内置输出放大电路(OA1)的输出端子与差动放大电路的反相输入(VIM)连接,构成电压输出器。还设置多个输出放大电路(OA2~OAn),它们的输入端子与差动放大电路的输出端子连接,它们的输出端子与模拟信号处理电路的各输入端子(IN1~INn)连接。因此,不产生面积和功耗的增大,不导致模拟信号处理电路的各输入端子间的偏移的增大,能够有效防止这些输入端子间的相互干扰。
-
公开(公告)号:CN1875363A
公开(公告)日:2006-12-06
申请号:CN200480031628.2
申请日:2004-05-17
申请人: 松下电器产业株式会社
CPC分类号: G06F17/5036
摘要: 如图1所示,抽取出包含在漏电流检测对象网表中的MOS晶体管的栅极端子或者逻辑门的输入端子,通过在该MOS晶体管的栅极端子或者逻辑门的输入端子与电源之间,以及该MOS晶体管的栅极端子或者逻辑门的输入端子与基准电压之间,实施插入电阻的网表变换,实施直流分析,以便检测出有可能发生漏电流的MOS晶体管,能够可靠地检测出用以往的直流分析仿真难以检测的漏电流,并且,能够可靠地检测出该漏电流的检测对象电路内的有发生漏电流嫌疑的晶体管。
-
-
-
-
-
-
-
-
-