-
公开(公告)号:CN100524204C
公开(公告)日:2009-08-05
申请号:CN03160365.3
申请日:2003-09-25
申请人: 松下电器产业株式会社
IPC分类号: G06F9/38
CPC分类号: G06F9/30025 , G06F9/30014 , G06F9/30021 , G06F9/30036 , G06F9/30094 , G06F9/30145 , G06F9/3016 , G06F9/30167
摘要: 本发明提供一种执行高性能SIMD运算的处理器等。其具备解码部(20)与运算部(40)等,一旦解码部(20)译码指令vcchk,则运算部(40)等判断条件标志寄存器CFR(32)的矢量条件标志VC0-VC3(110)是否全部为0,在全部为0的情况下,分别将条件标志寄存器CFR(32)的条件标志C4及C5设为1及0,在不全部为0的情况下,分别将条件标志C4及C5设为0及1。另外,在条件标志C0-C3中存储矢量条件标志VC0-VC3。
-
公开(公告)号:CN1749955A
公开(公告)日:2006-03-22
申请号:CN200510113272.3
申请日:2005-07-06
申请人: 松下电器产业株式会社
IPC分类号: G06F9/38
CPC分类号: G06F9/3877 , G06F9/3885
摘要: 一种具备主处理器和协处理器的运算处理装置,主处理器具有:根据运算指令进行运算时用于保存运算对象或结果的多个寄存器、和逐次解释指令并进行根据指令的控制的指令解释控制部,此指令解释控制部利用操作数来指定:在上述协处理器中应执行的运算处理的种类、表示保存该运算处理对象的第一寄存器的信息和表示应保存上述协处理器进行运算处理的结果的第二寄存器的信息,通过解释用于请求向协处理器的运算的1条指令即协处理器运算指令,从而进行下述控制:在上述协处理器中,将第一寄存器的内容作为运算处理对象以执行该种类的运算处理,进而将由上述协处理器生成的此运算处理结果写入第二寄存器。
-
公开(公告)号:CN1497435A
公开(公告)日:2004-05-19
申请号:CN03160365.3
申请日:2003-09-25
申请人: 松下电器产业株式会社
IPC分类号: G06F9/38
CPC分类号: G06F9/30025 , G06F9/30014 , G06F9/30021 , G06F9/30036 , G06F9/30094 , G06F9/30145 , G06F9/3016 , G06F9/30167
摘要: 本发明提供一种执行高性能SIMD运算的处理器等。其具备解码部(20)与运算部(40)等,一旦解码部(20)译码指令vcchk,则运算部(40)等判断条件标志寄存器CFR(32)的矢量条件标志VC0-VC3(110)是否全部为0,在全部为0的情况下,分别将条件标志寄存器CFR(32)的条件标志C4及C5设为1及0,在不全部为0的情况下,分别将条件标志C4及C5设为0及1。另外,在条件标志C0-C3中存储矢量条件标志VC0-VC3。
-
公开(公告)号:CN102132263A
公开(公告)日:2011-07-20
申请号:CN201080002416.7
申请日:2010-04-26
申请人: 松下电器产业株式会社
CPC分类号: G06F12/1027
摘要: 存储器访问控制装置,具有:存储部,存储数据和存放了全部页的虚拟页序号和物理页序号的对应的页表;转换部,具有缓冲器和转换处理部,缓冲器将一部分页的虚拟页序号和物理页序号相对应地进行存储,转换处理部基于缓冲器的存储内容将虚拟地址转换为物理地址。在访问请求所涉及的虚拟地址的虚拟页序号不存在于缓冲器内的情况下,转换处理部在缓冲器中,将虚拟地址转换为物理地址的转换完成次数达到了转换执行次数的页的虚拟页序号和物理页序号,改写成访问请求所涉及的虚拟地址的虚拟页序号和与该虚拟页序号对应的存储部内的物理页序号。
-
公开(公告)号:CN101998120A
公开(公告)日:2011-03-30
申请号:CN201010548570.6
申请日:2007-05-23
申请人: 松下电器产业株式会社
CPC分类号: H04N19/139 , H04N19/105 , H04N19/109 , H04N19/137 , H04N19/176 , H04N19/43 , H04N19/436 , H04N19/51 , H04N19/52 , H04N19/61
摘要: 本发明提供一种图像编码装置。在通过流水线对每个宏块并行进行图像的压缩编码处理的情况下,在通过MPEG4AVC的跳过模式等对编码对象块进行压缩编码时,需要与编码对象块邻接的邻接块的运动矢量等。但是,根据流水线阶段的结构的不同,有时没有确定邻接块的运动矢量等。在这种情况下,存在不能够通过跳过模式等对编码对象块进行压缩编码处理的问题。计算与编码对象块的前块所能够选择的所有的运动信息相对应的编码对象块的所有的运动信息候补,在确定了前块的运动信息后,在计算出的运动信息候补中,将与对前块的确定的运动信息对应的运动信息作为编码对象块的跳过模式等的运动信息。
-
公开(公告)号:CN101455087B
公开(公告)日:2011-01-12
申请号:CN200780018978.9
申请日:2007-05-23
申请人: 松下电器产业株式会社
IPC分类号: H04N7/32
CPC分类号: H04N19/139 , H04N19/105 , H04N19/109 , H04N19/137 , H04N19/176 , H04N19/43 , H04N19/436 , H04N19/51 , H04N19/52 , H04N19/61
摘要: 本发明提供一种图像编码装置。在通过流水线对每个宏块并行进行图像的压缩编码处理的情况下,在通过MPEG4AVC的跳过模式等对编码对象块进行压缩编码时,需要与编码对象块邻接的邻接块的运动矢量等。但是,根据流水线阶段的结构的不同,有时没有确定邻接块的运动矢量等。在这种情况下,存在不能够通过跳过模式等对编码对象块进行压缩编码处理的问题。计算与编码对象块的前块所能够选择的所有的运动信息相对应的编码对象块的所有的运动信息候补,在确定了前块的运动信息后,在计算出的运动信息候补中,将与对前块的确定的运动信息对应的运动信息作为编码对象块的跳过模式等的运动信息。
-
公开(公告)号:CN100557565C
公开(公告)日:2009-11-04
申请号:CN200510113272.3
申请日:2005-07-06
申请人: 松下电器产业株式会社
IPC分类号: G06F9/38
CPC分类号: G06F9/3877 , G06F9/3885
摘要: 一种具备主处理器和协处理器的运算处理装置,主处理器具有:根据运算指令进行运算时用于保存运算对象或结果的多个寄存器、和逐次解释指令并进行根据指令的控制的指令解释控制部,此指令解释控制部利用操作数来指定:在上述协处理器中应执行的运算处理的种类、表示保存该运算处理对象的第一寄存器的信息和表示应保存上述协处理器进行运算处理的结果的第二寄存器的信息,通过解释用于请求向协处理器的运算的1条指令即协处理器运算指令,从而进行下述控制:在上述协处理器中,将第一寄存器的内容作为运算处理对象以执行该种类的运算处理,进而将由上述协处理器生成的此运算处理结果写入第二寄存器。
-
公开(公告)号:CN101010671A
公开(公告)日:2007-08-01
申请号:CN200580026332.6
申请日:2005-08-02
申请人: 松下电器产业株式会社
IPC分类号: G06F15/80
CPC分类号: G06F15/8007 , G06F1/3203 , G06F9/3842 , G06F9/3885 , H04N19/43 , H04N19/61
摘要: 一种阵列式运算装置,具有由依次配置的多个处理器单元构成的处理器阵列;在每一个周期发行1个指令;在每一个周期,制作用于控制最初的处理器单元的动作的动作控制信息,根据制作的动作控制信息和1个指令,生成对最初的处理器单元的指令;根据为了控制前1个处理器单元的动作而制作的动作控制信息,制作用于控制其它处理器单元的动作的动作控制信息;根据制作的动作控制信息和由上述指令取得单元取得的1个指令,生成对上述处理器单元的指令。
-
公开(公告)号:CN102483895B
公开(公告)日:2015-05-27
申请号:CN201180003636.6
申请日:2011-06-09
申请人: 松下电器产业株式会社
IPC分类号: G09G3/28
CPC分类号: G09G3/288 , G09G3/2022 , G09G3/293 , G09G5/395 , G09G2320/103
摘要: 提供一种等离子显示系统,抑制使用共有存储器时的峰值数据传输量。在等离子显示系统中,在SF读出部(101)从共有存储器(140)读出表示各子场的点亮单元的信息即SF像素数据的定时,控制部(104)抑制运动图像解码器(101)向共有存储器(140)的访问。并且,在SF读出部(101)不从共有存储器(140)读出SF像素数据的定时、即维持放电期间中,对运动图像解码器(101)许可向共有存储器(140)的访问。
-
公开(公告)号:CN101998120B
公开(公告)日:2014-07-30
申请号:CN201010548570.6
申请日:2007-05-23
申请人: 松下电器产业株式会社
IPC分类号: H04N19/51 , H04N19/137 , H04N19/176 , H04N19/61 , H04N19/436 , H04N19/109
CPC分类号: H04N19/139 , H04N19/105 , H04N19/109 , H04N19/137 , H04N19/176 , H04N19/43 , H04N19/436 , H04N19/51 , H04N19/52 , H04N19/61
摘要: 本发明提供一种图像编码装置。在通过流水线对每个宏块并行进行图像的压缩编码处理的情况下,在通过MPEG4AVC的跳过模式等对编码对象块进行压缩编码时,需要与编码对象块邻接的邻接块的运动矢量等。但是,根据流水线阶段的结构的不同,有时没有确定邻接块的运动矢量等。在这种情况下,存在不能够通过跳过模式等对编码对象块进行压缩编码处理的问题。计算与编码对象块的前块所能够选择的所有的运动信息相对应的编码对象块的所有的运动信息候补,在确定了前块的运动信息后,在计算出的运动信息候补中,将与对前块的确定的运动信息对应的运动信息作为编码对象块的跳过模式等的运动信息。
-
-
-
-
-
-
-
-
-