复制关键路径电路和芯片

    公开(公告)号:CN111859828B

    公开(公告)日:2021-08-24

    申请号:CN202010730838.1

    申请日:2020-07-27

    摘要: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。

    复制关键路径电路和芯片

    公开(公告)号:CN111859828A

    公开(公告)日:2020-10-30

    申请号:CN202010730838.1

    申请日:2020-07-27

    摘要: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。

    一种面向电力芯片混合多核系统的任务调度优化方法

    公开(公告)号:CN112667377A

    公开(公告)日:2021-04-16

    申请号:CN202011543797.1

    申请日:2020-12-23

    摘要: 本发明属于电力芯片领域,涉及一种面向电力芯片混合多核系统任务调度优化方法,通过计算应用程序中每个任务的upward值大小并确定任务优先级,使用能耗预分配策略确定每个任务的预分配能耗,按照优先级从大到小的顺序,依次选取一个任务,计算此任务的能耗约束,再将此任务调度到每个处理器核并遍历所有的任务执行频率,找出满足此任务能耗约束且令此任务结束时间最早的处理器核和频率组合并重复操作,直到所有的任务调度完毕,得到任务调度结果,最后找出可做频率再调整的任务,计算找到的任务在最大程度延长运行时间后能够节省出的能耗值,将所述能耗分配给直接影响整体调度长度的任务,以提高运行频率,达到缩短整体调度长度的目的。