存内计算装置、神经网络加速器和电子设备

    公开(公告)号:CN116504291A

    公开(公告)日:2023-07-28

    申请号:CN202210769401.8

    申请日:2022-06-30

    申请人: 清华大学

    摘要: 本公开涉及一种存内计算装置、神经网络加速器和电子设备,所述装置包括:计算阵列,包括多个计算模块,计算模块包括至少一个存储单元、复位开关、电容,存储单元包括至少一个存储开关,存储开关包括存储控制端、存储检测端和存储端,存储端用于接收存储状态电平以存储与该存储状态电平对应的信息;控制端用于接收控制电压,以调整检测端和存储端之间的阻抗特性,复位开关包括复位控制端、复位检测端和复位端,复位控制端用于接收复位电压;复位端用于接收复位状态电平;控制模块,用于控制计算阵列进行存储操作、读取操作、计算操作中的至少一种操作。本公开实施例具有较高的面积效率,显著降低了存取数据、存内计算的功耗。

    模数转换电路及流水线模数转换器

    公开(公告)号:CN114696829A

    公开(公告)日:2022-07-01

    申请号:CN202011580091.2

    申请日:2020-12-28

    IPC分类号: H03M1/34

    摘要: 本公开涉及模数转换电路及流水线模数转换器,所述电路是流水线模数转换器的一级,电路包括:子模数转换SADC模块、数模转换及放大MDAC模块、数字重建模块,SADC模块包括双比较器组件,双比较器组件用于在第一模拟信号与第一基准电信号的差值在预设范围时,输出双比较器的判断结果信号,产生第一电信号序列,利用第一电信号序列选通双比较器,以使得MDAC模块根据选通的比较器的比较结果输出第一余差信号;数字重建模块,用于对数字输出信号进行数字重建。本公开实施例可以在不增加摆幅的前提下实时地响应于增益误差的变化,及时调整电路的工作状态,使级间增益误差一直控制在一定范围内,输出精确的数字输出信号。

    模数转换电路及流水线模数转换器

    公开(公告)号:CN114696829B

    公开(公告)日:2024-07-02

    申请号:CN202011580091.2

    申请日:2020-12-28

    IPC分类号: H03M1/34

    摘要: 本公开涉及模数转换电路及流水线模数转换器,所述电路是流水线模数转换器的一级,电路包括:子模数转换SADC模块、数模转换及放大MDAC模块、数字重建模块,SADC模块包括双比较器组件,双比较器组件用于在第一模拟信号与第一基准电信号的差值在预设范围时,输出双比较器的判断结果信号,产生第一电信号序列,利用第一电信号序列选通双比较器,以使得MDAC模块根据选通的比较器的比较结果输出第一余差信号;数字重建模块,用于对数字输出信号进行数字重建。本公开实施例可以在不增加摆幅的前提下实时地响应于增益误差的变化,及时调整电路的工作状态,使级间增益误差一直控制在一定范围内,输出精确的数字输出信号。