-
公开(公告)号:CN114257213B
公开(公告)日:2023-10-20
申请号:CN202111496307.1
申请日:2021-12-08
Applicant: 电子科技大学
Abstract: 本发明公开了一种可调型带通调谐选频电路、电调滤波器及其调节方法,涉及微波通信技术领域,解决现有电路体积大、结构复杂不可调的技术问题,可调型带通调谐选频电路包括两个以对称分布方式级联的谐振电路,谐振电路包括三个电感、一组变容二极管,其中一个电感通过变容二极管接地,且变容二极管输入端接入控制电压;两个谐振电路中通过变容二极管接地的电感互相耦合。本发明不仅整体结构简单、易于加工,且体积小、成本低,且具有调试功能:通过调节耦合电感的距离即可调节耦合系数,从而完成带宽调节,提升了调节方便性,减小了调试难度;并通过改变电感L3与电感L4电感值,可以调节中心频率;改变电感L2和电感L5,即可调节带内插损与驻波。
-
公开(公告)号:CN115694393A
公开(公告)日:2023-02-03
申请号:CN202211169692.3
申请日:2022-09-23
Applicant: 电子科技大学
IPC: H03H7/01
Abstract: 本发明公开了一种开关电容结构及其正压驱动电路,涉及电子技术技术领域,解决传统的基于薄膜电容或变容二极管实现的可变电容线性度较差,且Q值不高,难以满足滤波器低损耗和高抑制要求的技术问题,包括第一射频电容C1、第二隔直电容C2、第三隔直电容C3、第一PIN二极管D1、第二PIN二极管D2、第三电阻R3以及第四电阻R4;所述正压驱动电路应用开关电容结构,所述正压驱动电路包括驱动电源电路和驱动开关电路,本发明可以通过高低电平控制a端口与地之间的两种等效容值的切换,等效电容Q值高,损耗低;正压驱动电路易于驱动,稳定性好。
-
公开(公告)号:CN113992487B
公开(公告)日:2022-10-28
申请号:CN202111103687.8
申请日:2021-09-18
Applicant: 电子科技大学
IPC: H04L27/00
Abstract: 本发明公开了一种基于SOC的可配模拟解调方法,涉及通信软件无线电技术领域,解决现有的电路系统中对不同调制类型信号解调需要用到多个模块的复杂的技术问题,其解调方法包括如下步骤,首先获取ARM处理器的控制信号,所述控制信号包括命令地址和命令数据;对命地址进行解析、判断是否为解调命令,是,则判断信号的解调类型,反之则放弃该信号、继续获取下一个ARM处理器的控制信号,且根据判断信号的解调类型进行一一解析;本发明利用ARM处理器便可以将对应指令下发至FPGA端,完成不同类型的解调功能的数字实现,相比于传统单一解调模块而言,通过合并不同解调模式功能,利用ARM处理器下发配置信息以更改解调模式,提升了系统的工作效率的优点。
-
公开(公告)号:CN114710129A
公开(公告)日:2022-07-05
申请号:CN202210413271.4
申请日:2022-04-19
Applicant: 电子科技大学
IPC: H03H7/01
Abstract: 本发明公开了一种电调滤波器、及拓宽调谐范围的方法,涉及微波通信技术领域,解决现有使用微带线工艺制作的电调滤波器体积大幅度减小,但在实际使用中不能调试,生产周期长,成本高的技术问题,本发明改变第一组变容二极管与第二组变容二极管的偏置电压可以改变电调滤波器的中心频率,改变第四电感的电感值可调节带宽,同时改变第一电感、第二电感和第七电感、第六电感的感值可调节接入系数改变插损和驻波,增加第一组变容二极管与第二组变容二极管的偏置电压,可以改变电调滤波器的中心频率,偏置电压越大,中心频率越高,端口驻波比越大,此时闭合第一开关与第二开关,端口驻波比就会减小。
-
公开(公告)号:CN114676080A
公开(公告)日:2022-06-28
申请号:CN202210215482.7
申请日:2022-03-07
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于SOC平台的雷达信号模拟产生方法,该方法包括构建基于SOC平台芯片加DAC结构的硬件平台;计算脉宽、周期、码元个数等控制参数;计算脉冲波形控制参数;通过AXI总线将各控制参数发送到FPGA的相应部分;通过AXI总线下发控制指令,控制DDS周期性地产生波形数据;波形数据输出到DAC,转化为模拟信号输出。本发明充分发挥SOC平台芯片的性能,将涉及浮点运算较多的控制参数计算放在ARM嵌入式系统,将实时性要求较高的信号产生放在FPGA中,二者的通信通过SOC平台芯片内部的总线实现,总体结构更加简便,受外界干扰影响小,有利于技术人员的开发与维护。
-
公开(公告)号:CN114297814A
公开(公告)日:2022-04-08
申请号:CN202111104509.7
申请日:2021-09-18
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于ZYNQ SoC的NEON并行计算加速方法,涉及计算机体系结构技术领域,本发明包括选取一个带ARM CPU的计算机,所述ARM CPU中包括NEON的汇编指令集、且计算机中对于指定算法的并行计算都是通过NEON来完成的;通过GCC工具链对NEON的汇编指令集进行封装,得到NEON的内联汇编指令、实现并行计算算法。还包括对NEON的内联汇编指令进行优化;在ZYNQ SoC的ARM端移植Linux操作系统;在GitHub平台下载一个NEON的优化库NE10;利用编译后的优化库NE10,实现并行计算算法。通过使用ARM CPU的NEON并行计算加速单元,加速了并行算法的执行效率,有利于大批量数据在数字信号处理、数字图像处理和人工智能领域的计算。
-
-
公开(公告)号:CN105958956B
公开(公告)日:2019-05-14
申请号:CN201610262057.8
申请日:2016-04-26
Applicant: 电子科技大学
Abstract: 本发明属于射频微机电系统技术领域,具体提供一种新型薄膜体声波谐振器及其制备方法;所述薄膜体声波谐振器包括衬底、依次设置在衬底上的底电极、压电层及顶电极,所述衬底上开设有凹槽,衬底上表面及凹槽内设置低声阻抗层,所述底电极、压电层及顶电极均设置于所述低声阻抗层上,所述底电极为由低声阻抗层上依次层叠的高电导率电极层和高声阻抗电极层构成的复合底电极。本发明提供一种新型薄膜体声波谐振器及其制备方法,该谐振器性能优良,制备工艺难度和复杂度均极大简化,显著提高薄膜体声波谐振器生产合格率,大大降低生产成本、缩短生产周期,有利于工业化生产,对拓宽应用领域有着极其重要的意义。
-
公开(公告)号:CN102624209B
公开(公告)日:2015-02-18
申请号:CN201210079127.8
申请日:2012-03-23
Applicant: 电子科技大学
Abstract: 本发明提供了一种降压式变换器控制装置,其相应原理是将现有的降压式集成变换器中的控制单元与功率器件单元分离开,控制单元即本发明描述的降压式变换器控制单元。由于将功率器件分离出来便给系统设计者更多的设计空间,可以选用更低导通电阻、更高击穿电压的开关器件,从而进一步降低开关损耗,提高变换器的转换效率,同时也提高了整个变换器的输入电压。由于引入输入输出电压检测,可以选择合适的电压作为其控制单元的供电电压。采用自举电路作为开关管的驱动单元,功率开关单元可以方便地采用更低导通电阻的N沟道栅型MOS管。可以通过单元中PWM波控制单元来对工作频率进行设定,从而可以更方便地对外围单元器件进行设计。
-
公开(公告)号:CN103986419A
公开(公告)日:2014-08-13
申请号:CN201410205680.0
申请日:2014-05-15
Applicant: 电子科技大学
IPC: H03D7/14
Abstract: 本发明公开了一种短波宽带双平衡混频器,包括RF宽带阻抗变换器、RF宽带巴伦、LO阻抗变换器、LO宽带巴伦、IF宽带阻抗变换器、IF宽带巴伦、RF/IF宽带巴伦、开关混频级电路。其中宽带阻抗变换器采用双线传输线变压器实现,宽带巴伦采用三线传输线变压器实现,开关混频级电路由八个NMOS管组成。本结构利用阻抗变换器进行宽带匹配,利用巴伦进行输入输出信号非平衡-平衡转换,利用场效应管的开关特性实现无源混频。本发明的混频器在不增加现有混频器损耗和功耗的前提下,利用改进的平衡结构提高混频器的线性性能。
-
-
-
-
-
-
-
-
-