-
公开(公告)号:CN105991132A
公开(公告)日:2016-10-05
申请号:CN201610154509.0
申请日:2016-03-18
申请人: 美国亚德诺半导体公司
IPC分类号: H03L7/18
CPC分类号: H03K23/40 , G06F1/022 , H03K21/00 , H03K21/38 , H03K23/00 , H03K23/58 , H03K23/662 , H03K23/665 , H03L7/18
摘要: 公开具有动态相位和脉宽控制的频率合成器。在一个方面,频率合成器包括计数电路,被配置成通过调整值修改存储的计数值。频率合成器还包括输出时钟发生器,被配置以产生具有至少部分基于满足计数阈值的存储的计数值的上升和下降缘的输出时钟信号。计数电路被进一步配置成至少部分基于修改计数电路的调整速率而改变所述输出时钟信号的周期或相位中的至少一个。
-
公开(公告)号:CN105991132B
公开(公告)日:2019-04-30
申请号:CN201610154509.0
申请日:2016-03-18
申请人: 美国亚德诺半导体公司
IPC分类号: H03L7/18
摘要: 公开具有动态相位和脉宽控制的频率合成器。在一个方面,频率合成器包括计数电路,被配置成通过调整值修改存储的计数值。频率合成器还包括输出时钟发生器,被配置以产生具有至少部分基于满足计数阈值的存储的计数值的上升和下降缘的输出时钟信号。计数电路被进一步配置成至少部分基于修改计数电路的调整速率而改变所述输出时钟信号的周期或相位中的至少一个。
-
公开(公告)号:CN103004096B
公开(公告)日:2015-11-25
申请号:CN201180035286.1
申请日:2011-06-15
申请人: 美国亚德诺半导体公司
IPC分类号: H03L7/00
CPC分类号: H03L7/0994 , H03L7/0992 , H03L7/146 , H03L7/18 , H03L7/23 , H03L2207/50
摘要: 一种时钟系统,包括数字相位/频率检测器(DPFD)、缓冲器、包含Σ-Δ调制器(SDM)的数控振荡器(DCa)、加法器、第一分频器。DPFD可以具有用于参考输入时钟的第一输入和用于反馈信号的第二输入,DPFD生成表示参考输入时钟和反馈信号之间的差值的输出。缓冲器可以耦合到DPFD以随着时间累积差值信号。Σ-Δ调制器(SDM)可以具有与缓冲器耦合的控制输入。加法器可以具有与(SDM)和整数控制字源耦合的输入。
-
公开(公告)号:CN103004096A
公开(公告)日:2013-03-27
申请号:CN201180035286.1
申请日:2011-06-15
申请人: 美国亚德诺半导体公司
IPC分类号: H03L7/00
CPC分类号: H03L7/0994 , H03L7/0992 , H03L7/146 , H03L7/18 , H03L7/23 , H03L2207/50
摘要: 一种时钟系统,包括数字相位/频率检测器(DPFD)、缓冲器、包含Σ-Δ调制器(SDM)的数控振荡器(DCa)、加法器、第一分频器。DPFD可以具有用于参考输入时钟的第一输入和用于反馈信号的第二输入,DPFD生成表示参考输入时钟和反馈信号之间的差值的输出。缓冲器可以耦合到DPFD以随着时间累积差值信号。Σ-Δ调制器(SDM)可以具有与缓冲器耦合的控制输入。加法器可以具有与(SDM)和整数控制字源耦合的输入。
-
-
-