-
公开(公告)号:CN103297057B
公开(公告)日:2016-03-30
申请号:CN201310051051.2
申请日:2013-02-16
Applicant: 联发科技股份有限公司
IPC: H03M3/00
Abstract: 一种Sigma-Delta调变器,用以产生数字输出信号。此Sigma-Delta包括多阶回路滤波器、量化器、以及数字模拟转换器。多阶回路滤波器接收模拟输入信号,且根据模拟输入信号产生积分输出信号。多阶回路滤波器的每一阶包括一反馈电路。量化器接收积分输出信号,且对积分输出信号进行量化以产生数字输出信号。数字模拟转换器接收数字输出信号,且将数字输出信号转换为补偿信号。数字模拟转换器提供补偿信号至多阶回路滤波器的最后一阶的反馈电路内的多个内部节点,以补偿额外回路延迟。本发明还提供一种将模拟信号转换为数字信号的方法。
-
公开(公告)号:CN101860327B
公开(公告)日:2013-06-26
申请号:CN200910224022.5
申请日:2009-11-30
Applicant: 联发科技股份有限公司
CPC classification number: H03F1/223
Abstract: 一种级联放大器和用于控制级联放大器电流的方法。其中级联放大器包含:输入信号端;输出信号端;该第一晶体管的第一电极耦接于该第二晶体管的第二电极,该第一晶体管的栅极耦接于该输入信号端,该第二晶体管的第一电极耦接于该输出信号端;该第三晶体管的第一电极耦接于该第四晶体管的第二电极,该第三晶体管的栅极、该第四晶体管的栅极分别耦接于该第一晶体管的栅极、该第二晶体管的栅极;以及偏置电路耦接于该第四晶体管的第一电极,用于偏置该第四晶体管的第一电极的电压电平,以使得该第二晶体管和该第四晶体管运作在同一区。本发明提供的级联放大器和用于控制级联放大器电流的方法,使流经晶体管的电流较少受到沟道长度调制效应的影响。
-
公开(公告)号:CN103066933A
公开(公告)日:2013-04-24
申请号:CN201210302453.0
申请日:2012-08-23
Applicant: 联发科技股份有限公司
Abstract: 本发明揭露一放大器、一全差动式放大器以及一三角积分调变器。所揭露的放大器包括一前增益级、一交流耦合推挽式输出级以及一补偿电路。补偿电路耦接在前增益级以及放大器一输出端之间。交流耦合推挽式输出级使用一交流耦合电容(为一被动式双端电子装置,不同于晶体管的离散或寄生电容)耦接该前增益级至该交流耦合推挽式输出级所采用的一推挽式结构内的一上端晶体管或一下端晶体管的栅极,且采用一阻抗元件耦接该上端或该下端晶体管(视何者耦接该交流耦合电容而定)至一偏压电位。
-
公开(公告)号:CN101626251B
公开(公告)日:2012-10-03
申请号:CN200910000905.8
申请日:2009-01-21
Applicant: 联发科技股份有限公司
CPC classification number: H04B1/30 , H04L25/0296
Abstract: 本发明有关于直流偏移校准电路以及电子接收级装置。本发明所提供的一种接收级,包含耦接到运算放大器的输出端和输入端之间的反馈电阻,以及流偏移校准电路。直流偏移校准电路包含多个电阻和多个切换器。每个电阻的第一端都耦接到电源电压,每个切换器的第一端分别耦接到每个电阻上,而第二端耦接到运算放大器的输入端。由于本发明不需要额外利用晶体管来产生补偿电流,所以本发明可以避免闪烁噪声所造成的影响,电路性能更好。
-
公开(公告)号:CN101740537B
公开(公告)日:2012-06-27
申请号:CN200910009455.9
申请日:2009-02-25
Applicant: 联发科技股份有限公司
IPC: H01L23/488 , H01L23/60 , H01L21/60
CPC classification number: H01L23/60 , H01L24/06 , H01L24/48 , H01L24/49 , H01L2224/05553 , H01L2224/05554 , H01L2224/05599 , H01L2224/4813 , H01L2224/49175 , H01L2224/85399 , H01L2924/00014 , H01L2924/01023 , H01L2924/01033 , H01L2924/01082 , H01L2924/14 , H01L2924/30107 , H01L2224/45099 , H01L2924/00
Abstract: 本发明揭露一种半导体装置与修改集成电路的方法。其中半导体装置包含集成电路与连接元件,其特征在于该集成电路包含第一焊盘;第二焊盘;第一电流引导电路,耦接于第一焊盘与第一参考电压,用于选择性地将接收自第一焊盘的第一特定电信号引导至第一参考电压,以及第二电流引导电路,耦接于第二焊盘与第二参考电压,用于选择性地将接收自第二焊盘的第二特定电信号引导至第二参考电压。而其中的连接元件,在集成电路之外,用于耦接第一焊盘与第二焊盘。藉此,无需重新设计半导体芯片的ESD保护电路即可避免存在缺陷的ESD保护电路的不利影响。
-
公开(公告)号:CN101626251A
公开(公告)日:2010-01-13
申请号:CN200910000905.8
申请日:2009-01-21
Applicant: 联发科技股份有限公司
CPC classification number: H04B1/30 , H04L25/0296
Abstract: 本发明有关于直流偏移校准电路以及电子接收级装置。本发明所提供的一种接收级,包含耦接到运算放大器的输出端和输入端之间的反馈电阻,以及流偏移校准电路。直流偏移校准电路包含多个电阻和多个切换器。每个电阻的第一端都耦接到电源电压,每个切换器的第一端分别耦接到每个电阻上,而第二端耦接到运算放大器的输入端。由于本发明不需要额外利用晶体管来产生补偿电流,所以本发明可以避免闪烁噪声所造成的影响,电路性能更好。
-
公开(公告)号:CN101615048A
公开(公告)日:2009-12-30
申请号:CN200910119045.X
申请日:2009-03-19
Applicant: 联发科技股份有限公司
IPC: G05F3/16
CPC classification number: G05F1/56
Abstract: 一种参考电压产生电路,包含:闭环支路,包含放大器,包含正输入端、负输入端及输出端,放大器的正输入端接收输入电压;第一MOS晶体管,包含栅极、源极及漏极,第一MOS晶体管的栅极耦接放大器的输出端,第一MOS晶体管的源极耦接放大器的负输入端;第二MOS晶体管,包含栅极、源极及漏极,第二MOS晶体管的栅极耦接第一MOS晶体管的漏极,第二MOS晶体管的源极耦接第一电压源,第二MOS晶体管的漏极耦接第一MOS晶体管的源极;开环支路,包含第三MOS晶体管,包含栅极、源极及漏极,第三MOS晶体管的栅极耦接放大器的输出端。本发明的参考电压产生电路,在低电压环境中可正常运作,可快速稳定并输出幅度相对较大的参考电压,并具有较少的功率消耗。
-
公开(公告)号:CN116455412A
公开(公告)日:2023-07-18
申请号:CN202211582805.2
申请日:2022-12-09
Applicant: 联发科技股份有限公司
IPC: H04B1/04
Abstract: 本发明提供一种发送器,包括第一可变电阻器、第一至第四晶体管。第一可变电阻器耦接在电源电压和第一节点之间。第一晶体管的第一电极耦接到第一节点,第二电极耦接到发送器的第一输出端。第二晶体管的第一电极耦接发送器的第一输出端,第二电极耦接第二节点。第三晶体管的第一电极耦接第一节点,第二电极耦接发送器的第二输出端。第四晶体管的第一电极耦接发送器的第二输出端,第二电极耦接第二节点。发送器具有第一和第二输入信号以控制第一至第四晶体管的导通和截止,以在第一输出端产生第一输出信号和在第二输出端产生第二输出信号。
-
公开(公告)号:CN108471295B
公开(公告)日:2022-07-22
申请号:CN201810117336.4
申请日:2018-02-06
Applicant: 联发科技股份有限公司
Abstract: 本发明提供了一种线性放大器,包括第一级放大电路,用于接收差分输入信号,并对该差分输入信号进行放大,以产生放大后的差分信号,以及,该第一级放大电路包括:两个输入晶体管、第一电路、第二电路以及开关模块,该开关模块用于将该两个输入晶体管选择性地耦接至该第一电路或该第二电路;其中,该线性放大器在该两个输入晶体管耦接至该第一电路时的带宽和增益不同于该线性放大器在该两个输入晶体管耦接至该第二电路时的带宽和增益。本发明提供的线性放大器适合于包络跟踪调制器且具有更高效率。
-
公开(公告)号:CN113541618A
公开(公告)日:2021-10-22
申请号:CN202110407109.7
申请日:2021-04-15
Applicant: 联发科技股份有限公司
Abstract: 本发明公开一种差分至单端缓冲放大器,包括:正输入端子和负输入端子;差分至单端运算放大器,具有同相输入端子和反相输入端子,该同相输入端子和该反相输入端子分别耦接至该差分至单端缓冲放大器的该正输入端子和该负输入端子,并该差分至单端运算放大器具有单端输出端子输出该差分至单端缓冲放大器的输出信号;以及摆动抑制电阻,耦接在该差分至单端缓冲放大器的该负输入端子与差分至单端运算放大器的同相输入端子之间,从而抑制在该差分至单端运算放大器的该同相输入端子处的信号摆动。本发明使用了更加简单的方式抑制了在运算放大器的同相输入端子处引起的信号摆动。
-
-
-
-
-
-
-
-
-