-
-
-
公开(公告)号:CN103547996A
公开(公告)日:2014-01-29
申请号:CN201180067877.7
申请日:2011-12-28
申请人: 英特尔公司
摘要: 允许在图形引擎上而不是在主机处理器上执行音频解密和解码的方法、系统和计算机系统产品。可以在不必改变媒体应用软件的情况下完成这些。下降编解码器功能驱动器将下降编解码器暴露于媒体应用,该下降编解码器可以接着将加密和编码后的音频数据发送到下降编解码器功能驱动器。下降编解码器功能驱动器可以接着将音频数据重定向到图形驱动器。图形驱动器可以接着将音频数据传递到图形引擎。图形引擎可以接着解密和解码音频数据。解密和解码后的音频数据返回到图形驱动器,该图形驱动器可以接着将解密和解码后数据发送到功能驱动器。功能驱动器可以接着将解密和解码后的音频数据传递到用于渲染的下降编解码器。
-
公开(公告)号:CN112819678A
公开(公告)日:2021-05-18
申请号:CN202011269025.3
申请日:2020-11-13
申请人: 英特尔公司
发明人: C·J·休斯 , P·苏尔蒂 , 路奎元 , A·T·莱克 , J·博伊斯 , S·麦玉兰 , 徐理东 , J·M·霍兰德 , V·兰加纳桑 , N·卡布拉索斯 , A·科克尔 , A·R·阿普
摘要: 本发明的主题是“图形处理单元的数据局部性增强”。本文中描述的实施例提供了一种设备,该设备包括:多个处理资源,其包括第一处理资源和第二处理资源;存储器,其在通信上耦合到第一处理资源和第二处理资源;以及处理器,其用于:接收一个或多个任务的数据依赖性,所述一个或多个任务包括在第一处理资源上执行的一个或多个生产者任务和在第二处理资源上执行的一个或多个消费者任务;以及将来自在所述第一处理资源上执行的一个或多个生产者任务的数据输出移动到在通信上耦合到所述第二处理资源的高速缓冲存储器。可以描述和要求保护其他实施例。
-
公开(公告)号:CN103547996B
公开(公告)日:2017-03-29
申请号:CN201180067877.7
申请日:2011-12-28
申请人: 英特尔公司
摘要: 允许在图形引擎上而不是在主机处理器上执行音频解密和解码的方法、系统和计算机系统产品。可以在不必改变媒体应用软件的情况下完成这些。下降编解码器功能驱动器将下降编解码器暴露于媒体应用,该下降编解码器可以接着将加密和编码后的音频数据发送到下降编解码器功能驱动器。下降编解码器功能驱动器可以接着将音频数据重定向到图形驱动器。图形驱动器可以接着将音频数据传递到图形引擎。图形引擎可以接着解密和解码音频数据。解密和解码后的音频数据返回到图形驱动器,该图形驱动器可以接着将解密和解码后数据发送到功能驱动器。功能驱动器可以接着将解密和解码后的音频数据传递到用于渲染的下降编解码器。
-
公开(公告)号:CN112819682A
公开(公告)日:2021-05-18
申请号:CN202011282679.X
申请日:2020-11-13
申请人: 英特尔公司
摘要: 本文描述的实施例提供了指令和相关联的逻辑,以使包括张量加速器的处理资源能够执行稀疏子矩阵运算的优化计算。一个实施例提供了用于将数值变换应用于矩阵数据以增加数据稀疏性的硬件逻辑。当压缩矩阵数据时,增加稀疏性可以得到较高的压缩率。
-
-
-
-
-
-