-
公开(公告)号:CN106155265B
公开(公告)日:2020-03-31
申请号:CN201610536651.1
申请日:2011-09-06
Applicant: 英特尔公司
IPC: G06F1/3293 , G06F9/50 , G06F13/24 , H04W52/02
Abstract: 本发明涉及有功率效率的处理器体系结构。在一个实施例中,本发明包括用于从加速器接收中断,响应于中断,将恢复信号直接发送到小核,将大核的执行状态的子集提供到第一小核,以及判断小核是否可以处理与中断相关联的请求,如果判断是肯定的,在小核中执行与该请求相对应的操作,否则,将大核执行状态和恢复信号提供到大核的方法。描述并要求保护其他实施例。
-
公开(公告)号:CN104081722B
公开(公告)日:2018-05-22
申请号:CN201280066986.1
申请日:2012-01-13
Applicant: 英特尔公司
CPC classification number: H04L51/04 , G06F13/4022 , G06F2213/0038 , H04L49/109 , H04L51/30
Abstract: 用于互连构造中的高效对等通信支持的方法及装置。实现与代理相关联的网络接口以便按一方式促进代理之间的对等事务,该方式确保数据访问与每个代理的最近更新相对应。这是部分地通过当源自代理的写入事务之间的目的地改变时使用从该代理发送的非记入式“虚写入”实现的。虚写入确保与之前的写入相对应的数据在后续写入和读取事务之前到达其目的地,因此对对等事务进行排序,而不要求使用集中化事务排序实体。
-
公开(公告)号:CN105051678A
公开(公告)日:2015-11-11
申请号:CN201380062302.5
申请日:2013-06-19
Applicant: 英特尔公司
Inventor: P·纳凡兹 , G·N·斯里尼瓦萨 , E·高巴托夫 , D·R·萨巴瑞迪 , M·奈克 , A·纳韦 , A·帕拉哈卡兰 , E·威斯曼 , D·A·考法蒂 , P·布莱特 , S·D·哈恩 , A·J·赫德瑞奇 , R·艾耶 , N·赤特罗 , I·M·索迪 , G·康纳 , R·J·芬格
CPC classification number: G06F9/5044 , G06F9/45533 , G06F9/5077 , G06F9/5094 , G06F15/80 , Y02D10/22
Abstract: 描述了异构处理器架构。例如,根据本发明的一个实施例的处理器包括:具有第一处理特性的一个或多个物理处理器核的第一集合;具有不同于该第一处理特性的第二处理特性的一个或多个物理处理器核的第二集合;虚拟到物理(V-P)映射逻辑,用于将多个虚拟处理器暴露给软件,多个虚拟处理器对于软件就像是多个同构处理器核,该软件用于好像多个虚拟处理器是同构处理器核那样来将多个线程分配给多个虚拟处理器;其中,V-P映射逻辑用于将每一个虚拟处理器映射至物理处理器核的第一集合或物理处理器核的第二集合中的物理处理器,使得由软件分配给第一虚拟处理器的线程由从物理处理器的第一集合或第二集合被映射至第一虚拟处理器的物理处理器执行。
-
公开(公告)号:CN104011684A
公开(公告)日:2014-08-27
申请号:CN201180075869.7
申请日:2011-12-22
Applicant: 英特尔公司
CPC classification number: G06F9/3016 , G06F9/327 , G06F9/3861 , G06F9/4806 , G06F9/4812 , G06F13/24
Abstract: 描述了实现在半导体芯片上的指令流水线。该半导体芯片包括执行单元,具有如下项来执行中断处理指令。存储电路,用于保持不同的微操作集合,其中每一微操作集合用于处理不同中断。第一逻辑电路,用于执行所述微操作集合中的一微操作集合以处理中断,所述微操作集合针对该中断而设计。第二逻辑电路,用于在第一逻辑电路已经处理了所述中断之后将程序流返回至调用程序。
-
公开(公告)号:CN113849223A
公开(公告)日:2021-12-28
申请号:CN202011545445.X
申请日:2020-12-24
Applicant: 英特尔公司
Abstract: 用于使用性能标记的资源分配控制框架的装置和方法。一种用于具有里程/性能标记的动态资源分配的装置和方法。处理器包括:资源分配电路,用于将多个硬件资源分配给多个工作负载,多个工作负载包括与一个或多个保证的性能水平相关联的优先级工作负载;以及监视电路,用于评估跨多个节点的工作负载的执行进度,每个节点用于执行工作负载的一个或多个处理阶段,监视电路用于至少部分地通过读取由工作负载在指定的处理阶段处通告的进度标记来评估工作负载的执行进度,其中,监视电路用于基于进度标记检测工作负载可能不满足保证的性能水平之一,响应于监视电路,资源分配电路用于重新分配多个硬件资源中的一个或多个以提高工作负载的性能水平。
-
公开(公告)号:CN104025034B
公开(公告)日:2018-09-11
申请号:CN201180076171.7
申请日:2011-12-30
Applicant: 英特尔公司
Abstract: 可以用只执行完全向后兼容所需的指令的某一部分集的核来构建处理器。因此,在一些实施例中,通过提供只执行某些指令并且不执行其他指令的部分核,可降低功耗。不支持的指令可以按其他更加能力高效的方式来处理,使得总体处理器(包括该部分核)可完全向后兼容。
-
公开(公告)号:CN103383661B
公开(公告)日:2017-04-26
申请号:CN201310139195.3
申请日:2010-03-30
Applicant: 英特尔公司
CPC classification number: G06F12/1036 , G06F12/0292 , G06F12/0888 , G06F12/10 , G06F12/1027 , G06F2212/206
Abstract: 描述了用于控制管芯上系统结构(OSF)块的方法和装置。在一个实施例中,可以根据用户级请求来存储与物理地址对应的阴影地址,并且逻辑电路(例如,存在于OSF中的)可以从阴影地址来确定物理地址。还揭示了其它实施例。
-
公开(公告)号:CN106155265A
公开(公告)日:2016-11-23
申请号:CN201610536651.1
申请日:2011-09-06
Applicant: 英特尔公司
Abstract: 本发明涉及有功率效率的处理器体系结构。在一个实施例中,本发明包括用于从加速器接收中断,响应于中断,将恢复信号直接发送到小核,将大核的执行状态的子集提供到第一小核,以及判断小核是否可以处理与中断相关联的请求,如果判断是肯定的,在小核中执行与该请求相对应的操作,否则,将大核执行状态和恢复信号提供到大核的方法。描述并要求保护其他实施例。
-
公开(公告)号:CN104185838A
公开(公告)日:2014-12-03
申请号:CN201180076170.2
申请日:2011-12-30
Applicant: 英特尔公司
IPC: G06F9/30
CPC classification number: G06F9/30145 , G06F1/3234 , G06F9/30181 , G06F9/30196 , G06F9/3891
Abstract: 可以用仅执行完全向后兼容所需的指令的某一部分集的核来构建处理器。因此,在一些实施例中,通过提供仅执行某些指令并且不执行其他指令的部分核,可降低功耗。不支持的指令可以按其他更加能量高效的方式来处理,使得总体处理器(包括该部分核)可完全向后兼容。
-
公开(公告)号:CN101853226B
公开(公告)日:2013-05-29
申请号:CN201010157282.8
申请日:2010-03-30
Applicant: 英特尔公司
IPC: G06F13/16 , G06F15/167
CPC classification number: G06F12/1036 , G06F12/0292 , G06F12/0888 , G06F12/10 , G06F12/1027 , G06F2212/206
Abstract: 描述了用于控制管芯上系统结构(OSF)块的方法和装置。在一个实施例中,可以根据用户级请求来存储与物理地址对应的阴影地址,并且逻辑电路(例如,存在于OSF中的)可以从阴影地址来确定物理地址。还揭示了其它实施例。
-
-
-
-
-
-
-
-
-