一种弧形函数发生器及晶体振荡器

    公开(公告)号:CN115001398A

    公开(公告)日:2022-09-02

    申请号:CN202210461668.0

    申请日:2022-04-28

    IPC分类号: H03B5/04 H03B5/36

    摘要: 本发明提供一种弧形函数发生器及晶体振荡器,包括:弧形函数发生电路、弧形函数调整电路和线性函数发生及调整电路;弧形函数发生电路用于生成弧线信号,弧形函数调整电路用于调整弧线信号的大小及方向,线性函数发生及调整电路用于生成线性信号并调整线性信号的大小和方向,调整后的线性信号与调整后的弧线信号相加输出;弧形函数发生器适用于恒温晶振的温度补偿,以解决三次函数电压不适用于恒温晶振的温度补偿的问题。

    用于Sigma-Delta调制器的码间干扰补偿电路及调制器

    公开(公告)号:CN114978187A

    公开(公告)日:2022-08-30

    申请号:CN202210461689.2

    申请日:2022-04-28

    IPC分类号: H03M3/00 H03F3/45

    摘要: 本发明提供用于Sigma‑Delta调制器的码间干扰补偿电路及调制器,电流舵型DAC单元电路接收积分器的正极输入端电压和负极输入端电压,通过寄生电容Cp和Cn产生码间干扰电流;PMOS传输管Mp3和Mp4接收积分器的正极输入端电压和负极输入端电压,并传输到全差分共源级运算放大器电路;全差分共源级运算放大器电路检测PMOS传输管Mp3和Mp4传输的正极输入端电压和负极输入端电压的电压差值,并将电压差值放大两倍,再通过电容Ccp和Ccn产生与码间干扰电流大小相等、方向相反的补偿电流反馈到电流舵型DAC单元电路,从而解决DAC的码间干扰问题,提高了连续时间Sigma‑Delta调制器的信噪比。

    环路延迟补偿电路及Sigma-Delta模数转换器

    公开(公告)号:CN113328754A

    公开(公告)日:2021-08-31

    申请号:CN202110627441.4

    申请日:2021-06-04

    IPC分类号: H03M3/02

    摘要: 本发明提供一种环路延迟补偿电路及Sigma Delta模数转换器,通过调整DAC1~DAC4的输入信号码值,控制差分输入对输入时钟信号的工作电流,而时钟CKP1与时钟CKP2相位相差90度,时钟CKP1与时钟CKN1相位相差180度,这四组时钟信号同时在电阻R1和R2上叠加生成的信号在CKP1一个时钟周期内存在延时,通过调节DAC1 ~DAC4 的输入码值即可控制延迟时间大小。该电路可以通过设置DAC1~DAC4的输入码值调节高频采样时钟一个周期内的延迟时间用于环路延迟的补偿,以解决过量环路延迟问题。

    数字DC-DC转换器环路控制方法、系统、设备及介质

    公开(公告)号:CN116345898A

    公开(公告)日:2023-06-27

    申请号:CN202310179760.2

    申请日:2023-02-28

    摘要: 本发明公开了一种数字DC‑DC转换器环路控制方法、系统、设备及介质,所述方法包括以下步骤:基于待控制的数字DC‑DC转换器,获取观测值;将获取的观测值输入预先训练获取的智能体中,输出零极点位置;基于获得的零极点位置获取更新后的传递函数,3p3z控制器基于更新后的传递函数输出PWM波;所述PWM波用于控制DC‑DC转换器中功率管的导通状态,实现DC‑DC转换器的输出电压值恒定。本发明提出了基于Q‑learning强化学习算法和3p3z控制器的控制方法,其可根据当前的状态实时动态调整3p3z控制器传递函数的零极点的位置,最终可在有限的资源开销下实现更好的动态特性。

    一种具有宽带快速跳频功能的锁相环

    公开(公告)号:CN112152610B

    公开(公告)日:2023-06-16

    申请号:CN202011003332.7

    申请日:2020-09-22

    IPC分类号: H03L7/08 H03L7/099 H03L7/18

    摘要: 本发明提供一种具有宽带快速跳频功能的锁相环,以解决跳频时间长的问题。包括模拟高速计数单元、数字处理单元和窄带压控振荡组;窄带压控振荡器组,由多个窄带压控振荡器组成,窄带压控振荡器输出频率信号;模拟高速计数单元,用于快速计数窄带压控振荡器输出的频率信号中的高频信号,完成高频信号计数后得到的计数脉冲和计数值转换为低频信号传给数字处理单元;数字处理单元,用于接收来自模拟高速计数单元的计数脉冲和计数值,利用计数脉冲和计数值计算当前窄带压控振荡器的频率,并寻找输出目标频率的窄带压控振荡器及窄带压控振荡器的频段。本发明能够在不影响锁相环性能的条件下,减少锁相环的跳频时间。

    一种模拟集成电路参数优化方法及系统

    公开(公告)号:CN114429099A

    公开(公告)日:2022-05-03

    申请号:CN202210101247.7

    申请日:2022-01-27

    摘要: 本发明公开了一种模拟集成电路参数优化方法及系统,所述方法包括以下步骤:获取待参数优化的模拟集成电路的电路结构、性能指标要求、基于gm/ID设计方法学的电路设计参数及其取值范围、ID/W‑gm/ID查找表、迭代停止条件;根据获取的所述基于gm/ID设计方法学的电路设计参数及其取值范围,采样得到训练样本集;将所述训练样本集中的每个样本分别输入电路仿真器进行仿真,获得对应的训练响应集;基于所述训练样本集和训练响应集进行迭代处理,实现模拟集成电路参数优化。本发明的方法相当于在电路的特征空间对电路进行优化,能够显著提高算法的优化效果与加速收敛速度。

    一种具有宽带快速跳频功能的锁相环

    公开(公告)号:CN112152610A

    公开(公告)日:2020-12-29

    申请号:CN202011003332.7

    申请日:2020-09-22

    IPC分类号: H03L7/08 H03L7/099 H03L7/18

    摘要: 本发明提供一种具有宽带快速跳频功能的锁相环,以解决跳频时间长的问题。包括模拟高速计数单元、数字处理单元和窄带压控振荡组;窄带压控振荡器组,由多个窄带压控振荡器组成,窄带压控振荡器输出频率信号;模拟高速计数单元,用于快速计数窄带压控振荡器输出的频率信号中的高频信号,完成高频信号计数后得到的计数脉冲和计数值转换为低频信号传给数字处理单元;数字处理单元,用于接收来自模拟高速计数单元的计数脉冲和计数值,利用计数脉冲和计数值计算当前窄带压控振荡器的频率,并寻找输出目标频率的窄带压控振荡器及窄带压控振荡器的频段。本发明能够在不影响锁相环性能的条件下,减少锁相环的跳频时间。

    一种模拟集成电路参数优化方法及系统

    公开(公告)号:CN114429099B

    公开(公告)日:2024-01-19

    申请号:CN202210101247.7

    申请日:2022-01-27

    摘要: 本发明公开了一种模拟集成电路参数优化方法及系统,所述方法包括以下步骤:获取待参数优化的模拟集成电路的电路结构、性能指标要求、基于gm/ID设计方法学的电路设计参数及其取值范围、ID/W‑gm/ID查找表、迭代停止条件;根据获取的所述基于gm/ID设计方法学的电路设计参数及其取值范围,采样得到训练样本集;将所述训练样本集中的每个样本分别输入电路仿真器进行仿真,获得对应的训练响应集;基于所述训练样本集和训练响应集进行迭代处理,实现模拟集成电路参数优化。本发明的方法相当于在电路的特征空间对电路进行优化,能够显著提高算法的优化效果与加速收敛速度。

    环路延迟补偿电路及Sigma-Delta模数转换器

    公开(公告)号:CN113328754B

    公开(公告)日:2022-12-09

    申请号:CN202110627441.4

    申请日:2021-06-04

    IPC分类号: H03M3/02

    摘要: 本发明提供一种环路延迟补偿电路及Sigma Delta模数转换器,通过调整DAC1~DAC4的输入信号码值,控制差分输入对输入时钟信号的工作电流,而时钟CKP1与时钟CKP2相位相差90度,时钟CKP1与时钟CKN1相位相差180度,这四组时钟信号同时在电阻R1和R2上叠加生成的信号在CKP1一个时钟周期内存在延时,通过调节DAC1 ~DAC4 的输入码值即可控制延迟时间大小。该电路可以通过设置DAC1~DAC4的输入码值调节高频采样时钟一个周期内的延迟时间用于环路延迟的补偿,以解决过量环路延迟问题。