-
公开(公告)号:CN103220038B
公开(公告)日:2015-10-28
申请号:CN201310163063.4
申请日:2013-05-06
申请人: 西安电子科技大学 , 北京大学 , 北京三梯通网络技术有限公司 , 北京瀚诺科技有限公司
IPC分类号: H04L1/00
摘要: 本发明公开了一种基于图样的时分双工/时分多址信道规划帧编码方法,主要解决现有信道规划帧编码效率低的问题。实现步骤是:(1)设置网络节点;(2)划分规划周期;(3)中心节点对规划周期中的时隙进行分配,得到规划周期中时隙的分配结果;(4)根据时隙分配结果生成上、下行节点图样;(5)根据时隙用途定义P种码字,并对这P种码字进行编码;(6)根据时隙分配结果生成上下行时隙映射图样,并将上、下行节点图样和上下行时隙图样组合在一起,完成规划帧编码。本发明具有规划帧编码长度小,规划帧在信道传输时开销低,信道利用率高,且对设备要求低的优点,可应用于各种采用时分双工/时分多址通信的局域网和接入网领域。
-
公开(公告)号:CN103220038A8
公开(公告)日:2015-05-27
申请号:CN201310163063.4
申请日:2013-05-06
申请人: 西安电子科技大学 , 北京大学 , 北京三梯通网络技术有限公司 , 北京瀚诺科技有限公司
摘要: 本发明公开了一种基于图样的时分双工/时分多址信道规划帧编码方法,主要解决现有信道规划帧编码效率低的问题。实现步骤是:(1)设置网络节点;(2)划分规划周期;(3)中心节点对规划周期中的时隙进行分配,得到规划周期中时隙的分配结果;(4)根据时隙分配结果生成上、下行节点图样;(5)根据时隙用途定义P种码字,并对这P种码字进行编码;(6)根据时隙分配结果生成上下行时隙映射图样,并将上、下行节点图样和上下行时隙图样组合在一起,完成规划帧编码。本发明具有规划帧编码长度小,规划帧在信道传输时开销低,信道利用率高,且对设备要求低的优点,可应用于各种采用时分双工/时分多址通信的局域网和接入网领域。
-
公开(公告)号:CN103220038A
公开(公告)日:2013-07-24
申请号:CN201310163063.4
申请日:2013-05-06
申请人: 西安电子科技大学 , 北京大学 , 北京三梯通网络技术有限公司 , 北京翰诺科技有限公司
摘要: 本发明公开了一种基于图样的时分双工/时分多址信道规划帧编码方法,主要解决现有信道规划帧编码效率低的问题。实现步骤是:(1)设置网络节点;(2)划分规划周期;(3)中心节点对规划周期中的时隙进行分配,得到规划周期中时隙的分配结果;(4)根据时隙分配结果生成上、下行节点图样;(5)根据时隙用途定义P种码字,并对这P种码字进行编码;(6)根据时隙分配结果生成上下行时隙映射图样,并将上、下行节点图样和上下行时隙图样组合在一起,完成规划帧编码。本发明具有规划帧编码长度小,规划帧在信道传输时开销低,信道利用率高,且对设备要求低的优点,可应用于各种采用时分双工/时分多址通信的局域网和接入网领域。
-
公开(公告)号:CN118353861A
公开(公告)日:2024-07-16
申请号:CN202410539476.6
申请日:2024-04-30
申请人: 西安电子科技大学
IPC分类号: H04L49/9057 , H04L49/90 , H04L69/22
摘要: 本发明提供了一种基于流水线化Benes网络的可重构网络报文头重组装置,包括:配置信息调度模块、第一数据分发模块、报文头处理模块和输出转换模块;第一数据分发模块将接收到的PHV发送至报文头处理模块和配置信息调度模块;配置信息调度模块根据第一数据分发模块发送的PHV,获取目标网络配置信,并向报文头处理模块发送目标配置信息;报文头处理模块基于Benes网络根据目标配置信息对PHV进行流水线化处理,并将处理结果传输至输出转换模块;输出转换模块缓存处理结果,并基于后级模块对处理结果进行接口转换处理后传输至后级模块,从而降低电路的平台依赖性和重构成本以及电路处理位宽处理难度和电路功耗,提高吞吐率。
-
公开(公告)号:CN118175122A
公开(公告)日:2024-06-11
申请号:CN202410152692.5
申请日:2024-02-03
申请人: 西安电子科技大学
IPC分类号: H04L49/15 , H04L49/111 , H04L49/25 , H04L49/9047
摘要: 本发明公开了一种可扩展的多优先级分布式交换系统,包括若干个结构相同且按照R行C列排布的块单元,每个块单元均包括A个端口,从而实现总端口为N=R×C×A的分布式交换系统;其中,每个块单元的子交换结构前设置有虚拟输出队列,输出端口处设置有优先级队列;当数据帧通过某一输入端口进入某一块单元后,首先基于不同目的端口,进入相应的虚拟输出队列;然后基于当前块单元的位置以及目的端口所在块单元的位置,对虚拟输出队列中的数据帧进行块内局部转发或者通过行/列总线进行块间转发,并进入目的端口所在块单元的优先级队列;最后,基于调度算法完成数据帧的出队。该系统通过队列拆分的两级队列结构减少了队列数量,提高了缓存利用率。
-
公开(公告)号:CN114785396B
公开(公告)日:2024-04-12
申请号:CN202210231972.6
申请日:2022-03-09
申请人: 西安电子科技大学
摘要: 本发明属于数据交换技术领域,公开了一种逻辑端口配置、查找映射及流量管理方法、系统及终端,所述逻辑端口配置、查找映射及流量管理系统包括配置目的站哈希压缩模块、逻辑端口表配置模块、查询目的站哈希压缩模块、逻辑端口表查询模块、逻辑端口流量控制帧解析模块、逻辑端口流量控制模块以及逻辑端口输出汇聚模块。本发明采用哈希映射的方式对站地址进行压缩后配置逻辑端口映射表,对数据帧进行逻辑端口号查找,替换帧头的操作后由输出端口侧做逻辑端口区分,存入多块BlockRAM组成的不同逻辑端口队列,具有数据结构简单,配置、查找、映射迅速,且易于硬件实现的优点,适用于通信网络中网络节点逻辑端口的高速建立查找及流量管理。
-
公开(公告)号:CN116389390A
公开(公告)日:2023-07-04
申请号:CN202310308728.X
申请日:2023-03-27
申请人: 西安电子科技大学
摘要: 本发明提供了一种高速大容量聚合式交叉节点输出联合排队的交换系统,由输入处理模块、大容量交换处理单元Crossbar和输出队列管理组成。输入处理模块采用流水线结构,可以保证每个时钟都可以传输数据,可以聚合更多的端口,减少大容量交换处理单元Crossbar缓存占用和输出队列数。大容量交换处理单元中的交叉节点采用Fifo形式,可以提高缓存利用率;交叉节点仲裁时设置数量阈值,可以在减少缓存的同时为高优先级提供更好的Qos,此外本发明用缓存隔离大容量交换处理单元和输出队列管理,可以使大容量交换处理单元和输出队列管理,处理效率更高,采用输出队列管理,可以大大减少队列数。
-
公开(公告)号:CN110990309B
公开(公告)日:2023-04-28
申请号:CN201911046802.5
申请日:2019-10-30
申请人: 西安电子科技大学
摘要: 本发明属于数据处理技术领域,公开了一种TTE端系统适配卡PCIE控制器的高效中断操作方法,DMA读流程,DMA读缓冲区分为非保障区和保障区,保障区防止某个数据帧的前半部分在DMA读缓冲区的尾部,而数据帧的后半部分在DMA读缓冲区的头部的情况发生;DMA写流程,DMA写缓冲区被分为两个部分,一个是ABuffer另一个是BBuffer;驱动处理A部分的数据时,硬件可以将数据写入B部分,驱动将A部分处理完毕后,开始继续处理B部分的数据。本发明采用更加高效的DMA读交互模式,大幅度提升DMA读的传输速率。采用硬件主动发起DMA写的方式,保证板卡能够及时的将缓存中的数据搬移至DMA写缓冲区中。
-
公开(公告)号:CN114827040A
公开(公告)日:2022-07-29
申请号:CN202210302931.1
申请日:2022-03-25
申请人: 西安电子科技大学
IPC分类号: H04L47/22 , H04L47/215 , H04L47/2425 , H04L47/6275 , H04L45/745
摘要: 本发明属于发送受限业务调度技术领域,公开了一种发送受限业务规划调度方法,由系统自行生成并维护一份动态的业务规划调度表,并按照此业务调度表来对业务进行带有优先级的轮询调度;该业务规划表按照业务下发的先后顺序来生成轮询的优先级,其中下发较早的业务轮询优先级较高;系统在运行过程中,按照表项中的优先级从高到低进行轮询,直至轮询到满足发送间隔要求的业务后停止,并在不与其它类型业务冲撞的情况下出队,在业务开始出队时,将得到调度的表项链接到空闲链表中,并将该表项的上一表项与下一条表项相链接。本发明业务整体的调度时延很小,减少了系统对FPGA存储资源的消耗。
-
公开(公告)号:CN113114590B
公开(公告)日:2022-07-26
申请号:CN202110245840.4
申请日:2021-03-05
申请人: 西安电子科技大学
IPC分类号: H04L49/111 , H04L49/90 , H04L7/00
摘要: 本发明属于通信技术领域,公开了一种TTE交换机中AS6802同步帧透明传输系统及方法,所述TTE交换机中AS6802同步帧透明传输系统包括:接收先入先出队列FIFO模块,接收侦听模块,帧解析模块,帧信息缓存管理模块,同步帧透传管理模块,发送先入先出队列FIFO模块;所述TTE交换机中AS6802同步帧透明传输方法包括:同步帧缓存,侦听接收时间以及帧解析,帧信息以及接收时间点缓存管理,同步帧透传管理模块是否空闲,同步帧合成,同步帧发送,同步帧仲裁。本发明解决同步帧透明传输的问题,提高TTE系统可支持的节点数,减小滞留时间以及系统同步帧的最大传输时延,提高TTE交换机的可适应性和时钟同步精度。
-
-
-
-
-
-
-
-
-