硬件XGBoost模型的构建方法及基于硬件XGBoost模型的数据预测方法

    公开(公告)号:CN117195682A

    公开(公告)日:2023-12-08

    申请号:CN202310922799.9

    申请日:2023-07-24

    IPC分类号: G06F30/27 G06N5/01 G06N20/20

    摘要: 本发明公开了硬件XGBoost模型的构建方法及基于硬件XGBoost模型的数据预测方法,其中的硬件XGBoost模型的构建方法,包括如下步骤:根据待构建XGBoost决策树的深度和硬件处理器内硬件子模块可执行的最大判断节点层数,确定参与决策树构建的硬件子模块的数量以及每个硬件子模块对应的子决策树中的判断节点层数;构建各个硬件子模块内的子决策树;构建各个硬件子模块之间的信号传递链路,以使各个硬件子模块依次通过使能信号传递特征向量直至最后一个硬件子模块,完成XGBoost决策树的构建;最后一个硬件子模块中的子决策树为具有最大判断节点层数且包含所有枝干和叶子节点的通用树。通过执行本发明中的方法,能够得到计算效率较高,通用性较好的XGBoost模型。

    一种多阶噪声整形的逐次逼近模数转换器及其控制方法

    公开(公告)号:CN117118437A

    公开(公告)日:2023-11-24

    申请号:CN202310966696.2

    申请日:2023-07-31

    IPC分类号: H03M1/08 H03M1/46

    摘要: 本发明公开了一种多阶噪声整形的逐次逼近模数转换器及其控制方法,其中的多阶噪声整形的逐次逼近模数转换器包括:采样电容阵列,用于对输入电压进行采样,并在逻辑控制器的控制下逐次逼近输入电压;多阶滤波器,与采样电容阵列的输出端相连接,用于采集采样电容阵列输出的余差信号,并对余差信号进行多阶滤波;多输入比较器,其第一正输入端与采样电容阵列的输出端相连接,其他多个正输入端与多阶滤波器的多个输出端对应连接,用以接收余差信号和多个余差滤波值并进行比较;逻辑控制器,与多输入比较器的输出端相连接,用以根据采样电容阵列的逐次逼近结果和多输入比较器的输出结果,得到输入电压的数字输出。本发明中的电路,精度较高功耗较小。

    一种峰值电压检测电路及峰值电压检测方法

    公开(公告)号:CN114487565A

    公开(公告)日:2022-05-13

    申请号:CN202111673954.5

    申请日:2021-12-31

    IPC分类号: G01R19/04 G01S7/487

    摘要: 本发明公开了一种峰值电压检测电路及峰值电压检测方法,其中的电路包括:NMOS管M1、NMOS管M2、NMOS管M6、PMOS管M3、PMOS管M4、PMOS管M7和PMOS管M8、尾电流源I1、下拉电流源I2和采样保持电容Ch,其中,所述NMOS管M1、NMOS管M2构成差分输入管,所述PMOS管M3的栅极与所述PMOS管M4的栅极相连接,所述PMOS管M7的栅极和所述PMOS管M8的栅极相连接;所述PMOS管M3的漏极与所述PMOS管M4的源极之间还连接有开关S5。本发明中的电路,能够实现线性放大的回波脉冲峰值电压采集并保持一定时间,用于灰度测量,从而可降低对ADC速度的要求;且能够减小电路失调导致的测量误差,实现精确测量。

    一种时间数字转换电路
    6.
    发明授权

    公开(公告)号:CN114995092B

    公开(公告)日:2024-02-23

    申请号:CN202210681993.8

    申请日:2022-06-15

    IPC分类号: G04F10/00

    摘要: 本发明公开了一种时间数字转换电路,包括:计数器单元,用于对定时信号进行脉冲计数,并输出定时信号之间的残差信息和第一计数器值;第一时间测量单元,包括第一延迟锁相环电路、同步电路和异步电路,同步电路用于基于第一延迟锁相环电路输出的相位信号对残差信息进行信号重定时,并输出同步信号和第二计数器值;异步电路用于将残差信息经一延迟链直接输出,得到异步信号;第二时间测量单元,用于对同步信号和异步信号进行插值定时,并输出同步信号和异步信号之间的第三计数器值;译码器,用于基于第一计数器值、第二计数器值和第三计数器值得到定时信号之间的时间差。本发明中的电路,能够能够得到更高分辨率的测时数据。

    一种高增益运算放大器及流水线模数转换器

    公开(公告)号:CN117081527A

    公开(公告)日:2023-11-17

    申请号:CN202311225408.4

    申请日:2023-09-21

    摘要: 本发明公开了一种高增益运算放大器及流水线模数转换器,其中高增益运算放大器包括:主运算放大模块,包括第一差分输入级、第二差分输入级、第一尾电流源、第二尾电流源、第一开关管、第二开关管、第一电流镜和第二电流镜,第一尾电流源和第二尾电流源的输出端分别与第一差分输入级和第二差分输入级相连接,第一尾电流源的输出端依次经第一开关管和第一电流镜后与第二尾电流源的输出端相连接,第二尾电流源的输出端依次经第二开关管和第二电流镜后与第一尾电流源的输出端相连接;第一辅助运算放大模块,与第一差分输入级的输出端相连接;第二辅助运算放大模块,与第二差分输入级的输出端相连接。本发明中的放大器,具有加高的增益和带宽。

    一种三角函数协处理器
    8.
    发明公开

    公开(公告)号:CN117075847A

    公开(公告)日:2023-11-17

    申请号:CN202310797925.2

    申请日:2023-06-29

    IPC分类号: G06F7/548 G06F7/544 G06F9/30

    摘要: 本发明公开了一种三角函数协处理器,包括:译码接口单元,其内具有自定义三角函数指令,用于在接收到主处理器传递的运算请求时,执行对应的三角函数指令,译码获取输入角度,还用于将协处理器的运算结果反馈至主处理器;角度压缩单元,用于将三角函数指令中的角度压缩映射至[0,π/4]区间内;角度编码单元,用于对映射后的角度进行二进制编码,再进行角度二极化重编码,得到旋转方向、旋转角度和模长校正因子;旋转迭代单元,用于进行旋转迭代,得到[0,π/4]区间范围内的运算结果;结果重映射单元,用于将[0,π/4]区间范围内的运算结果重映射至[0,2π]区间,并重映射后的运算结果发送至译码接口单元。本发明中的协处理器,运算效率高,资源消耗少。

    可配置延迟线的电流型倍频延迟锁相环及配置方法

    公开(公告)号:CN117040528A

    公开(公告)日:2023-11-10

    申请号:CN202310930907.7

    申请日:2023-07-25

    IPC分类号: H03L7/089 H03B19/14 H03K5/14

    摘要: 本发明公开了一种可配置延迟线的电流型倍频延迟锁相环,包括:鉴频鉴相器,用于产生UP/DN信号以对电荷泵进行充放电;电荷泵,用于产生控制电压并通过电压转电流模块转化为两路线性控制电流并以控制延迟时间;可配置延迟线模块,设置有若干可配置的延迟线,每个延迟线配置有不同数量的延迟单元;电压比较模块,用于根据控制电压产生比较电压;锁定检测模块,用于实时检测参考信号和反馈信号的相位差大小和极性,并输出锁定信号;延迟单元选择模块,用于在检测比较信号和锁定信号的状态变化,并控制可配置延迟线模块进行延迟线的切换。该电路兼顾了性能和功耗,可以在低输入频率的情况下实现高线性度、低抖动、宽频率的多相位输出时钟。

    一种振铃抑制电路
    10.
    发明公开

    公开(公告)号:CN116248432A

    公开(公告)日:2023-06-09

    申请号:CN202310120598.7

    申请日:2023-02-03

    IPC分类号: H04L12/40 H04L25/12

    摘要: 本发明公开了一种振铃抑制电路,包括:峰值检测电路,与控制总线相连接,用于检测并输出总线信号隐性区间的峰值电压;开关控制电路,其两个输入端中的一个与峰值检测电路的输出端相连接,另一个接入基准电压;开关控制电路用于在峰值电压高于基准电压时输出第一电平的开关控制信号;振铃抑制管,其栅极与开关控制电路相连接,且其导通电阻与传输总线信号的电缆的特性电阻相匹配;当开关控制电路输出第一电平的开关控制信号时,振铃抑制管导通,抑制振铃。本发明中的电路,对于振铃状态的响应较快,抑制效果较好。