-
公开(公告)号:CN114035641B
公开(公告)日:2023-05-09
申请号:CN202111296272.7
申请日:2021-11-03
申请人: 西安电子科技大学重庆集成电路创新研究院
IPC分类号: G05F1/567
摘要: 本发明公开了一种具有高性能的带隙基准电路,所述电路包括:带隙核心电路、多级运放闭环电路、基极电流补偿电路、Trim电路以及自偏置电流源电路;其中,所述自偏置电流源电路,用于根据启动电流输出偏置电流,以控制所述多级运放闭环电路进入工作状态;所述多级运放闭环电路,用于控制带隙核心电路产生参考电压;所述基极电流补偿电路用于向所述带隙核心电路输出补偿电流;所述基极电流补偿电路和所述Trim电路,用于调整所述参考电压等于目标电压,以得到最终电压。本发明能够在工艺、电压、温度变化等环境中保证电路的稳定性。
-
公开(公告)号:CN117215169A
公开(公告)日:2023-12-12
申请号:CN202311142992.7
申请日:2023-09-04
申请人: 西安电子科技大学重庆集成电路创新研究院
IPC分类号: G04F10/00
摘要: 本发明公开了一种两步时间数字转换器的校准电路,包括源信号模块,用于基于两步时间数字转换器的粗量化信号和主时钟信号生成第一时序信号,并根据第一时钟信号生成第二时钟信号;第一级校正模块,包括两个校正电路;其中,第一路校正电路基于第一时钟信号和第一时序信号进行初步校正,输出第一初步校正信号;第二路校正电路基于第二时钟信号和第一时序信号进行初步校正,输出第二初步校正信号;第二级校正模块,用于对第一初步校正信号和第二初步校正信号进行二次校正,输出两组校准数字控制码,以便于利用校准数字控制码对粗量化计数值进行校正操作。该电路有效解决了传输延时失配和传统粗量化模块重复计数引起的误差,提升了转换精度。
-
公开(公告)号:CN114095014A
公开(公告)日:2022-02-25
申请号:CN202111194282.X
申请日:2021-10-13
申请人: 西安电子科技大学重庆集成电路创新研究院
IPC分类号: H03K19/0948 , H03K19/017 , H02H3/08
摘要: 本发明公开了一种4‑8通道高速CMOS驱动芯片,包括:单通道驱动电路、保护电路和输出电路,单通道驱动电路用于将输入的数字信号转换为第一预设电压,保护电路用于在过温或过流时关断CMOS驱动芯片,输出电路用于提高CMOS驱动芯片的输出电压范围;单通道驱动电路中,三态控制模块用于控制输出电路切换不同工作模式,电源电压检测模块用于在检测到第一预设电压VS‑从零开始减小至预设阈值时,控制电平转换器切换至高/低电平输入模式,电平转换器用于将输入的数字信号平移至第二预设电压,并转化为具有固定上升下降沿延迟的输出信号。该驱动芯片能够提高开关速度和驱动能力,使动态开关损耗降至最低,并保证芯片的正常工作。
-
公开(公告)号:CN117055321A
公开(公告)日:2023-11-14
申请号:CN202311198911.5
申请日:2023-09-15
申请人: 西安电子科技大学重庆集成电路创新研究院
IPC分类号: G04F10/00
摘要: 本发明公开了一种两步多相时钟时间数字转换器的校正电路及校正方法,校正电路包括选择模块和校正模块;选择模块基于细量化信号翻转边沿所处的主时钟电平状态选择对应的正确时钟信号,选择模块将正确时钟信号输入校正模块;校正模块接收正确时钟信号进行校正并产生两组数字校准控制码,利用数字校准控制码对粗量化模块的粗量化计数值进行校正操作,校正操作包括:对粗量化计数值进行保持、加一、加二、减一或减二操作。本发明的校正方法基于上述校正电路。本发明解决了现有技术中D触发器的亚稳态和传输延时失配引起的误差,实现了D触发器的亚稳态误差和传输延时失配误差的校正。
-
公开(公告)号:CN114035641A
公开(公告)日:2022-02-11
申请号:CN202111296272.7
申请日:2021-11-03
申请人: 西安电子科技大学重庆集成电路创新研究院
IPC分类号: G05F1/567
摘要: 本发明公开了一种具有高性能的带隙基准电路,所述电路包括:带隙核心电路、多级运放闭环电路、基极电流补偿电路、Trim电路以及自偏置电流源电路;其中,所述自偏置电流源电路,用于根据启动电流输出偏置电流,以控制所述多级运放闭环电路进入工作状态;所述多级运放闭环电路,用于控制带隙核心电路产生参考电压;所述基极电流补偿电路用于向所述带隙核心电路输出补偿电流;所述基极电流补偿电路和所述Trim电路,用于调整所述参考电压等于目标电压,以得到最终电压。本发明能够在工艺、电压、温度变化等环境中保证电路的稳定性。
-
-
-
-