-
公开(公告)号:CN117014023A
公开(公告)日:2023-11-07
申请号:CN202211581509.0
申请日:2022-12-07
申请人: 达发科技股份有限公司
IPC分类号: H04B1/16
摘要: 本发明公开一种可重新配置的无线接收器的子电路,包含一降频电路以及多个滤波器。该降频电路施加降频处理至一第一信号,并产生及输出多个第二信号,每一第二信号得自于对该第一信号进行降频。该多个滤波器耦接至该降频电路,并施加滤波处理至该多个第二信号以分别产生多个滤波器输出,其中该多个滤波器包含一第一滤波器以及一第二滤波器,以及该第一滤波器以及该第二滤波器具有不同的滤波器架构。
-
公开(公告)号:CN117118226A
公开(公告)日:2023-11-24
申请号:CN202310374430.9
申请日:2023-04-10
申请人: 达发科技股份有限公司
摘要: 本发明公开一种偏压电路以及应用于一锁相回路电路的电荷泵。该电荷泵包含一电流源电路、一电流槽电路以及一偏压电路。该偏压电路包含一电流数字至模拟转换器以及一低通滤波器。该电流数字至模拟转换器用以因应一电流值设定来提供一参考电流,其中一第一电压会因为该参考电流而被建立。该低通滤波器用以施加低通滤波至该第一电压来产生一滤波器输出以作为一第二电压,其中该电流源电路与该电流槽电路的偏压是由该第二电压所控制。
-
公开(公告)号:CN117118434A
公开(公告)日:2023-11-24
申请号:CN202211672546.2
申请日:2022-12-26
申请人: 达发科技股份有限公司
摘要: 本发明公开一种锁相回路电路以及时钟产生方法。该锁相回路电路包含一锁相回路核心电路、至少一查找表以及一控制电路。该锁相回路核心电路在一开回路校正阶段与一闭回路校正阶段之下产生一输出时钟。该控制电路将得自该至少一查找表的多个锁相回路参数载入至该锁相回路核心电路;在该锁相回路核心电路的该开回路校正阶段之下,针对该多个锁相回路参数中的一第一部分执行开回路校正;以及在该锁相回路核心电路的该闭回路校正阶段之下,针对该多个锁相回路参数中的一第二部分执行闭回路校正。
-
-