液晶像素电路及其驱动方法、阵列基板

    公开(公告)号:CN115083362B

    公开(公告)日:2024-06-28

    申请号:CN202210596084.4

    申请日:2022-05-26

    发明人: 李莎莎 康报虹

    IPC分类号: G09G3/36

    摘要: 本申请公开了液晶像素电路及其驱动方法、阵列基板,其中,液晶像素电路包括多个以矩阵方式排列的像素单元,每一像素单元耦接相应的栅极线、数据线、第一公共电极线和第二公共电极线,栅极线提供扫描信号,数据线提供数据信号,第一公共电极提供阵列基板公共电压信号,第二公共电极线提供彩膜基板公共电压信号,每一像素单元包括:第一薄膜晶体管;存储电容;第二薄膜晶体管;第三薄膜晶体管;其中,第二薄膜晶体管和第三薄膜晶体管为开关特性相反的薄膜晶体管。通过上述电路,补偿像素电极的馈通电压,改善LCD产品显示画质。

    阵列基板、显示面板以及扫描信号的调节方法

    公开(公告)号:CN115171620B

    公开(公告)日:2023-08-08

    申请号:CN202210870295.2

    申请日:2022-07-22

    发明人: 卢昭阳 康报虹

    IPC分类号: G09G3/36 G02F1/1362

    摘要: 本申请实施例公开一种阵列基板,包括扫描驱动电路、连接部以及呈阵列排布的多个像素单元,扫描驱动电路包括多个级联的扫描驱动单元,连接部包括多个连接元件,每个扫描驱动单元的信号输出端对应通过一个连接元件连接于像素单元,扫描信号自连接元件传输至像素单元以控制像素单元接收图像显示用的数据信号。多个连接元件的电阻不完全相同以调整多个像素单元接收的扫描信号的电压波形和下降时间一致,保证图像显示较为均匀。本申请实施例还公开包括前述阵列基板的显示面板以及一种扫描信号的调节方法。

    显示模组
    3.
    发明公开
    显示模组 审中-实审

    公开(公告)号:CN116300178A

    公开(公告)日:2023-06-23

    申请号:CN202310293430.6

    申请日:2023-03-23

    发明人: 刘虎 康报虹

    IPC分类号: G02F1/1333 G02F1/1339

    摘要: 一种显示模组,包括显示面板、粘贴件、底框、包边件和固定胶,显示面板包括相对设置的第一基板和第二基板,第二基板背向第一基板的一侧为出光面,第二基板相对第一基板的四周边缘内缩;粘贴件设置在第一基板背向第二基板的表面;底框,与粘贴件粘接;包边件包围在第一基板、底框和粘贴件的侧面,且包边件的一端与底框背向第一基板的表面连接,相背的另一端与第一基板背向粘贴件的表面连接,包边件与第二基板的侧面具有间隔距离;固定胶填充在包边件与第二基板的侧面之间的间隙,并粘接第一基板、第二基板和包边件,能够兼顾具有较窄的边框宽度,以及具有较低的剥离脱离和边缘碎屏风险。

    栅极驱动电路和显示面板

    公开(公告)号:CN114639361B

    公开(公告)日:2023-04-28

    申请号:CN202210447001.5

    申请日:2022-04-26

    发明人: 卢昭阳 康报虹

    IPC分类号: G09G3/36

    摘要: 本申请提供一种栅极驱动电路和显示面板,栅极驱动电路包括依次排列且级联设置的M级栅极驱动单元,M级栅极驱动单元与的M组像素单元一一对应。各级栅极驱动单元包括(N+1)个子驱动单元,M≥1,N≥2。(N+1)个子驱动单元包括主驱动单元以及N个副驱动单元,主驱动单元与相应组像素单元的第一行像素单元对应,主驱动单元用于响应其所在的栅极驱动单元对应的触发信号以及其对应的第一时钟信号而输出相应的扫描信号。副驱动单元用于响应其对应的时钟信号而输出相应的扫描信号,至少有2个副驱动单元与主驱动单元的主控制节点直接电连接。由于多个子驱动单元共用一个触发信号,能简化电路结构,有利于实现超窄边框设计。

    显示面板以及显示装置
    5.
    发明授权

    公开(公告)号:CN114550609B

    公开(公告)日:2023-01-17

    申请号:CN202210187124.X

    申请日:2022-02-28

    发明人: 范胜才 康报虹

    IPC分类号: G09F9/302 G09F9/33

    摘要: 涉及显示设备领域,本发明提供了一种显示面板,包括相互拼接的多个拼接面板,所述拼接面板包括背板、安装于所述背板的第一面的显示主体以及安装于所述背板的第二面上的印制电路板;所述显示主体与所述印制电路板电性连接;所述显示主体包括显示部分和衬底,所述拼接面板还包括柔性基板,所述柔性基板一端与所述显示主体电性连接;所述柔性基板的另一端与所述印制电路板的背面电性连接;相比于现有技术,上述设计中,由于所述柔性基板的弯曲半径减小,所以有利于减小所述拼接面板间拼缝的大小,从而提高显示面板的显示效果。

    基板及其制作方法、显示面板以及掩膜版组件

    公开(公告)号:CN115167085A

    公开(公告)日:2022-10-11

    申请号:CN202210679451.7

    申请日:2022-06-16

    IPC分类号: G03F9/00 G03F7/20 G03F1/42

    摘要: 本申请提供了一种基板及其制作方法、一种显示面板以及一种掩膜版组件。所述基板包括衬底以及设置于衬底上的至少一个图案层,每个图案层包括多个图案区,每个图案区包括主图案区、至少两个第一对位标记以及至少两个第二对位标记,至少两个第一对位标记以及至少两个第二对位标记位于主图案区的同一端,或者,至少两个第一对位标记以及至少两个第二对位标记均分别位于主图案区的相对两端,且主图案区的每一端均具有至少一个第一对位标记和至少一个第二对位标记,相邻的两个图案区的至少两个第一对位标记与至少两个第二对位标记一一对准,以将相邻的主图案区对位且相邻的主图案区部分重合。因此,提高了图案区的对位精度,进而提高了基板的良率。

    显示面板的制备方法及显示面板

    公开(公告)号:CN115132941A

    公开(公告)日:2022-09-30

    申请号:CN202210738728.9

    申请日:2022-06-24

    IPC分类号: H01L51/52 H01L27/32 H01L21/77

    摘要: 本申请涉及一种显示面板的制备方法及显示面板,该显示面板的制备方法包括:提供阵列基板,阵列基板包括多个遮光单元;在阵列基板上形成阵列分布的多个第一电极,第一电极为透光层,第一电极的截面形状为梯形,第一电极在阵列基板上的正投影覆盖遮光单元;在多个第一电极上涂覆负性光刻胶;从阵列基板的背光侧照射负性光刻胶,并曝光、显影形成图案化的像素限定层,像素限定层包括多个像素开口,且像素开口暴露第一电极,像素开口的侧壁具有坡度,且坡度随第一电极的厚度的增大而增大;在像素限定层远离阵列基板一侧形成发光功能层。该显示面板可以防止发光功能层在像素开口的爬坡处断线,提高产品良率,还可以减少一套光罩,降低制作成本。

    驱动电路和显示装置
    8.
    发明公开

    公开(公告)号:CN114822438A

    公开(公告)日:2022-07-29

    申请号:CN202210453406.X

    申请日:2022-04-27

    IPC分类号: G09G3/36

    摘要: 本申请提供一种驱动电路和显示装置,驱动电路包括数据存储模块以及分别与数据存储模块电连接的烧录连接模块和时序控制模块,烧录连接模块用于在未处于烧录状态时输出第一控制信号。驱动电路还包括电连接于数据存储模块与烧录连接模块之间的第一开关模块和电连接于数据存储模块与时序控制模块之间的第二开关模块,第一开关模块基于第一控制信号断开,从而在烧录连接模块未处于烧录状态时断开数据存储模块与烧录连接模块之间的电连接。第二开关模块基于第一控制信号导通。本申请提供的驱动电路中的时序控制模块在读取数据时不会受到数据烧录通道的干扰,可靠性高。

    阵列基板及显示面板
    9.
    发明授权

    公开(公告)号:CN113270426B

    公开(公告)日:2022-07-22

    申请号:CN202110533073.7

    申请日:2021-05-14

    IPC分类号: H01L27/12 H01L27/32 H01L51/52

    摘要: 本发明提供了一种阵列基板及显示面板,阵列基板包括:TFT器件层;像素定义层,像素定义层设置于TFT器件层非开口区域的非过孔区域,非开口区域包括过孔区域以及非过孔区域;阻隔墙,阻隔墙设置于过孔区域处,其中,阻隔墙呈倒梯形;有机发光二极管层,有机发光二极管层设置于阻隔墙上端、以及过孔区域的部分辅助电极上端;阴极,阴极设置于过孔区域的部分辅助电极上端。本发明可以改善阴极电压分布不均,以提高显示面板亮度均一性。

    阵列基板、显示面板以及显示面板的断线修复方法

    公开(公告)号:CN114690497A

    公开(公告)日:2022-07-01

    申请号:CN202210333528.5

    申请日:2022-03-30

    发明人: 陈伟 康报虹

    摘要: 本申请涉及一种阵列基板、显示面板以及显示面板的断线修复方法,像素部包括薄膜晶体管和像素电极、多条扫描线与多条数据线在基板表面的投影相交共同围合形成多个像素矩阵位,每个像素电极与对应的薄膜晶体管电性连接,每个公共电极网格位于一个像素矩阵位内,且每个像素电极位于一个公共电极网格内,多条数据线分为多条第一数据线和至少一条第二数据线,第二数据线的两侧分别排列一条第一数据线,第二数据线两侧的两列像素部分别与一侧的第一数据线电性连接,第二数据线空置,扫描线以及公共电极网格设于第一金属层,数据线设于第二金属层。根据本发明的阵列基板,将第二数据线作为预留的备选线路,在第一数据线断线时可以进行修复。