-
公开(公告)号:CN103220118B
公开(公告)日:2016-05-18
申请号:CN201210544394.8
申请日:2008-05-27
申请人: 高通股份有限公司
CPC分类号: H04L5/023 , H04B1/713 , H04B7/068 , H04B7/0691 , H04L1/06 , H04L25/0202 , H04L25/4902 , H04L27/2604 , H04W52/28 , H04W52/325
摘要: 本文描述了用于在无线通信系统(例如,OFDM MIMO系统)中改善对空中链路资源的使用的方法和装置,其中所述无线通信系统包括具有多个发射天线的基站。在下行链路中采用叠加的信号发送。叠加的信号包括第一变换结果信号和较低功率的第二信号。第一变换结果信号是根据使用位置调制的第一信号(例如,包括零值分量和高功率的非零分量)生成的。第一变换结果信号的不同分量针对不同的发射天线。第一变换结果信号向第一无线终端(例如,弱接收机)传输信息。第二无线终端(例如,优质接收机)将接收到的第一变换结果信号的非零单元作为导频来使用,以便确定信道估计。第二无线终端使用确定出的信道估计来对接收到的第二信号进行解调。
-
公开(公告)号:CN101361292B
公开(公告)日:2014-01-08
申请号:CN200680034161.6
申请日:2006-07-19
申请人: 高通股份有限公司
IPC分类号: H04B7/26
摘要: 本文描述下行链路业务信道数据速率选项和向无线终端机指示所利用的下行链路数据速率选项的方法。使用指派信号及/或下行链路业务信道区段中未用于用户数据的块来传递区段的下行链路业务信道速率选项。在某些实施方案中,下行链路区段指派信号分配比唯一识别每一选项所需更少的速率选项指示位。在某些实施方案中,经由指派信号唯一地识别(例如)使用QPSK的低速率选项。使用第一编码/调制方法经由下行链路业务区段中的不同信息块来传递(例如)使用QAM16调制的较高速率选项。使用应用到所述速率选项信息的第二编码/调制方法经由所述区段中的信息块来传递(例如)使用QAM16、QAM64或QAM256的更高速率选项。
-
公开(公告)号:CN101917200B
公开(公告)日:2012-08-15
申请号:CN201010261218.4
申请日:2005-07-20
申请人: 高通股份有限公司
IPC分类号: H03M13/11
CPC分类号: H03M13/6508 , H03M13/116 , H03M13/118 , H03M13/611
摘要: 描述了灵活并相对硬件高效的LDPC编码器(300)。利用小于用于控制编码过程的码结构的全部并行度的并行度级别来实现所述编码器(301)。每个用于描述码结构的相对简单微码命令能被存储并被执行多次以完成对码字的编码(354)。使用相同组微码指令能支持不同的码字长度,但取决于所选将被使用的提升因子,码被实现的次数不同(310)。在不需要改变储存的码描述信息的情况下,仅通过改变用于控制编码过程的码提升因子,所述LDPC编码器能在编码不同长度的码字间切换(310)。当编码比最大可支持码字长度短的码字时,一些块存储单元和/或寄存器可以不使用(308)。
-
公开(公告)号:CN101171784B
公开(公告)日:2012-07-18
申请号:CN200680015788.7
申请日:2006-03-08
申请人: 高通股份有限公司
IPC分类号: H04L1/00
CPC分类号: H04L1/0033 , H04L1/0003 , H04L1/0015 , H04L1/0025 , H04L1/0026
摘要: 基站给具体的无线终端选择和分配上行段。基站估计潜在的系统干扰级别,选择、分配和传输最大上行速率指示值给无线终端,该最大上行速率指示值指示无线终端被许可使用的最大上行数据速率。无线终端接收最大数据速率指示并选择使用小于或等于最大数据速率指示级别的上行数据速率。选择包括考虑数据量、数据重要性、通信信道质量、影响信道的变化和/或功率信息等。无线终端通过在上行信号的子集上放置附加能量来对指示选择的用户速率的信息以及待传输的用户数据/信息进行编码。基站接收包括用户数据/信息和数据速率的上行信号。基站提取采用的数据速率并利用数据速率解调并解码上行用户数据/信息。
-
公开(公告)号:CN103220118A
公开(公告)日:2013-07-24
申请号:CN201210544394.8
申请日:2008-05-27
申请人: 高通股份有限公司
CPC分类号: H04L5/023 , H04B1/713 , H04B7/068 , H04B7/0691 , H04L1/06 , H04L25/0202 , H04L25/4902 , H04L27/2604 , H04W52/28 , H04W52/325
摘要: 本发明描述了用于在无线通信系统(例如,OFDM MIMO系统)中改善对空中链路资源的使用的方法和装置,其中所述无线通信系统包括具有多个发射天线的基站。在下行链路中采用叠加的信号发送。叠加的信号包括第一变换结果信号和较低功率的第二信号。第一变换结果信号是根据使用位置调制的第一信号(例如,包括零值分量和高功率的非零分量)生成的。第一变换结果信号的不同分量针对不同的发射天线。第一变换结果信号向第一无线终端(例如,弱接收机)传输信息。第二无线终端(例如,优质接收机)将接收到的第一变换结果信号的非零单元作为导频来使用,以便确定信道估计。第二无线终端使用确定出的信道估计来对接收到的第二信号进行解调。
-
公开(公告)号:CN101326745B
公开(公告)日:2013-05-22
申请号:CN200680034199.3
申请日:2006-07-19
申请人: 高通股份有限公司
IPC分类号: H04B7/26
摘要: 本文描述下行链路业务信道数据速率选项和向无线终端机指示所利用的下行链路数据速率选项的方法。使用指派信号及/或下行链路业务信道区段中未用于用户数据的块传递针对区段的下行链路业务信道速率选项。在某些实施方案中,下行链路区段指派信号分配比唯一地识别每一选项所需少的速率选项指示位。在某些实施方案中,经由指派信号唯一地识别(例如)使用QPSK的低速率选项。使用第一编码/调制方法经由下行链路业务区段中的不同信息块传递(例如)使用QAM16调制的较高速率选项。使用应用于所述速率选项信息的第二编码/调制方法经由所述区段中的信息块传递(例如)使用QAM16、QAM64或QAM256的更高速率选项。
-
公开(公告)号:CN101171818B
公开(公告)日:2013-05-08
申请号:CN200680015786.8
申请日:2006-03-07
申请人: 高通股份有限公司
CPC分类号: H04L1/0028 , H04B14/026 , H04L1/0003 , H04L1/0007 , H04L1/0009 , H04L1/0025 , H04L1/0026 , H04L1/0033 , H04L5/023 , H04L5/04 , H04L27/0008 , H04L27/2604 , H04L27/3488 , Y02D50/10
摘要: 一种装置,包括零码元比率(ZSR)编码/调制模块和第二类型的编码/调制模块。两种模块产生要利用同样的空中链路资源传送的调制码元,但是非零ZSR码元具有较高功率电平。ZSR模块产生零和非零调制码元的混合。ZSR调制方案利用非零调制码元的位置和非零调制码元的相位和/或幅度两者传递信息。不同的ZSR方案,实现零码元数量对码元总数量的不同比率,能够与不同的低数据速率相联系,而第二模块调制方案则能够与不同的高数据速率相联系。在一些实施例中来自两个模块的调制码元重叠起来。在一些实施例中,非零ZSR调制码元穿出占用同一空中链路资源的第二模块调制码元,混合系统结合了分层编码和脉冲位置调制的概念。
-
公开(公告)号:CN101895301B
公开(公告)日:2012-11-14
申请号:CN201010255866.9
申请日:2005-07-20
申请人: 高通股份有限公司
发明人: 汤姆·理查森 , 金辉 , 弗拉基米尔·诺维奇科夫
IPC分类号: H03M13/11
CPC分类号: H04L1/0057 , H03M13/1137 , H03M13/116 , H03M13/6513 , H03M13/6516 , H04L1/0045
摘要: 描述了灵活的并且硬件效率较高的LDPC解码器。利用小于用于控制解码过程的码结构的全部并行度的并行度级别实现所述解码器。每个用于描述码结构的相对简单控制码命令能被存储并被执行多次以完成码字解码。使用相同控制码指令组来支持不同的码字长度,但根据码字长度,码被实现的次数不同。在不需要改变储存的码描述信息的情况下,仅通过改变指示码字长度和用于控制解码过程的码提升因子,所述解码器能在对不同长度的码字进行解码之间切换。当解码比最大可支持码字长度短的码字时,一些块存储单元可以不使用。
-
公开(公告)号:CN101917199A
公开(公告)日:2010-12-15
申请号:CN201010261210.8
申请日:2005-07-20
申请人: 高通股份有限公司
IPC分类号: H03M13/11
CPC分类号: H03M13/6508 , H03M13/116 , H03M13/118 , H03M13/611
摘要: 描述了灵活并相对硬件高效的LDPC编码器(300)。利用小于用于控制编码过程的码结构的全部并行度的并行度级别来实现所述编码器(301)。每个用于描述码结构的相对简单微码命令能被存储并被执行多次以完成对码字的编码(354)。使用相同组微码指令能支持不同的码字长度,但取决于所选将被使用的提升因子,码被实现的次数不同(310)。在不需要改变储存的码描述信息的情况下,仅通过改变用于控制编码过程的码提升因子,所述LDPC编码器能在编码不同长度的码字间切换(310)。当编码比最大可支持码字长度短的码字时,一些块存储单元和/或寄存器可以不使用(308)。
-
公开(公告)号:CN101695013A
公开(公告)日:2010-04-14
申请号:CN200910174480.2
申请日:2003-08-07
申请人: 高通股份有限公司
发明人: 汤姆·理查森 , 弗拉基米尔·诺维克科瓦 , 金辉
CPC分类号: H04L1/005 , H03M13/00 , H03M13/1102 , H03M13/296 , H03M13/3707 , H03M13/6325 , H03M13/658
摘要: 本发明涉及在这里描述的是作为纠错解码处理的一部分而对软值(214)进行比例变换的方法和设备。精确的解码依赖于使用恰当的比例因子。选择和使用比例因子来对软值进行比例变换的目的在于提高和/或优化解码器性能,而不需要在经由通信信道传送信号时预先了解正确的比例因子或实际信道状态,其中所述软值是从所述信号中获取的。本发明的技术假设所要处理的软值是经由可以用信道质量值(200)准确描述其质量的通信信道传送的。比例因子是从将要进行比例变换的软值(208)的分布以及如下假设中确定的,其中所述假设是传送信号的信道具有与预选信道质量值(210)相对应的质量。
-
-
-
-
-
-
-
-
-