LDPC解码方法和装置
    3.
    发明授权

    公开(公告)号:CN101895301B

    公开(公告)日:2012-11-14

    申请号:CN201010255866.9

    申请日:2005-07-20

    Abstract: 描述了灵活的并且硬件效率较高的LDPC解码器。利用小于用于控制解码过程的码结构的全部并行度的并行度级别实现所述解码器。每个用于描述码结构的相对简单控制码命令能被存储并被执行多次以完成码字解码。使用相同控制码指令组来支持不同的码字长度,但根据码字长度,码被实现的次数不同。在不需要改变储存的码描述信息的情况下,仅通过改变指示码字长度和用于控制解码过程的码提升因子,所述解码器能在对不同长度的码字进行解码之间切换。当解码比最大可支持码字长度短的码字时,一些块存储单元可以不使用。

    完全并行turbo解码
    10.
    发明公开

    公开(公告)号:CN107113006A

    公开(公告)日:2017-08-29

    申请号:CN201580053923.6

    申请日:2015-07-30

    Abstract: 检测电路执行turbo检测处理,以从接收到的信号恢复数据码元帧,所述帧的所述数据码元在传输期间已经受具有所述接收到的信号中的所述帧的所述数据码元依赖于可以表示为具有多个格栅级的格栅的一个或多个超前数据码元的效果的马尔科夫过程作用。所述检测电路包括多个处理元件,所述处理元件中的每一个与根据所述马尔科夫过程表示所述帧的所述数据码元的依赖性的所述格栅级之一关联,所述处理元件中的每一个被配置为:接收与关联于所述格栅级的一个或多个数据码元对应的一个或多个软判决值,并且所述处理元件中的一个或多个中的每一个被配置为:在一个时钟周期中,接收表示先验前向状态度量先验后向状态度量的定点数据以及表示对于所述格栅级正检测用于所述一个或多个数据码元的先验软判决值的定点数据。对于所述turbo检测处理的多个时钟周期中的每一个,所述检测电路被配置为:对于表示所述格栅级的所述处理元件中的每一个,处理用于对于与所述处理元件关联的所述格栅级正检测所述一个或多个数据码元的所述先验信息,并且提供与所述一个或多个数据码元对应的所述外在软判决值,以用于所述turbo检测处理的下一时钟周期。

Patent Agency Ranking