改进的匹配阻抗表面贴装技术基底面

    公开(公告)号:CN101673885A

    公开(公告)日:2010-03-17

    申请号:CN200910204069.5

    申请日:2005-11-28

    Applicant: FCI公司

    Abstract: 公开了用于定义在基板上的匹配阻抗表面贴装技术基底面的方法,基板是诸如印刷电路板之类的,例如,其适于容纳具有终端引线排列的电组件。这种基底面可以包括导电焊盘(P)的排列和导电过孔(V)的排列。过孔排列可以与焊盘排列不同。可以排列过孔(V)以增加布线密度,同时限制串扰,并在组件与基板之间提供匹配的阻抗。可以改变过孔排列,以在板的一层上实现预期的布线密度。增加布线密度可以减少板的层数,有助于减小电容,并从而增大阻抗。接地过孔(G)和信号过孔(S)可以以影响阻抗的方式来彼此相对地排列。因此,可以改变过孔排列,以得到与组件阻抗相匹配的阻抗。还可以改变过孔排列,以限制在相邻信号导体中的串扰。因此,可以定义过孔排列,以平衡系统的阻抗、串扰和布线密度要求。

    改进的匹配阻抗表面贴装技术基底面

    公开(公告)号:CN101674707B

    公开(公告)日:2012-02-22

    申请号:CN200910204072.7

    申请日:2005-11-28

    Applicant: FCI公司

    Abstract: 公开了用于定义在基板上的匹配阻抗表面贴装技术基底面的方法,基板是诸如印刷电路板之类的,例如,其适于容纳具有终端引线排列的电组件。这种基底面可以包括导电焊盘(P)的排列和导电过孔(V)的排列。过孔排列可以与焊盘排列不同。可以排列过孔(V)以增加布线密度,同时限制串扰,并在组件与基板之间提供匹配的阻抗。可以改变过孔排列,以在板的一层上实现预期的布线密度。增加布线密度可以减少板的层数,有助于减小电容,并从而增大阻抗。接地过孔(G)和信号过孔(S)可以以影响阻抗的方式来彼此相对地排列。因此,可以改变过孔排列,以得到与组件阻抗相匹配的阻抗。还可以改变过孔排列,以限制在相邻信号导体中的串扰。因此,可以定义过孔排列,以平衡系统的阻抗、串扰和布线密度要求。

    改进的匹配阻抗表面贴装技术基底面

    公开(公告)号:CN101673887A

    公开(公告)日:2010-03-17

    申请号:CN200910204071.2

    申请日:2005-11-28

    Applicant: FCI公司

    Abstract: 公开了用于定义在基板上的匹配阻抗表面贴装技术基底面的方法,基板是诸如印刷电路板之类的,例如,其适于容纳具有终端引线排列的电组件。这种基底面可以包括导电焊盘(P)的排列和导电过孔(V)的排列。过孔排列可以与焊盘排列不同。可以排列过孔(V)以增加布线密度,同时限制串扰,并在组件与基板之间提供匹配的阻抗。可以改变过孔排列,以在板的一层上实现预期的布线密度。增加布线密度可以减少板的层数,有助于减小电容,并从而增大阻抗。接地过孔(G)和信号过孔(S)可以以影响阻抗的方式来彼此相对地排列。因此,可以改变过孔排列,以得到与组件阻抗相匹配的阻抗。还可以改变过孔排列,以限制在相邻信号导体中的串扰。因此,可以定义过孔排列,以平衡系统的阻抗、串扰和布线密度要求。

    改进的匹配阻抗表面贴装技术基底面

    公开(公告)号:CN101673886B

    公开(公告)日:2012-07-25

    申请号:CN200910204070.8

    申请日:2005-11-28

    Applicant: FCI公司

    Abstract: 公开了用于定义在基板上的匹配阻抗表面贴装技术基底面的方法,基板是诸如印刷电路板之类的,例如,其适于容纳具有终端引线排列的电组件。这种基底面可以包括导电焊盘(P)的排列和导电过孔(V)的排列。过孔排列可以与焊盘排列不同。可以排列过孔(V)以增加布线密度,同时限制串扰,并在组件与基板之间提供匹配的阻抗。可以改变过孔排列,以在板的一层上实现预期的布线密度。增加布线密度可以减少板的层数,有助于减小电容,并从而增大阻抗。接地过孔(G)和信号过孔(S)可以以影响阻抗的方式来彼此相对地排列。因此,可以改变过孔排列,以得到与组件阻抗相匹配的阻抗。还可以改变过孔排列,以限制在相邻信号导体中的串扰。因此,可以定义过孔排列,以平衡系统的阻抗、串扰和布线密度要求。

    改进的匹配阻抗表面贴装技术基底面

    公开(公告)号:CN101673885B

    公开(公告)日:2012-07-18

    申请号:CN200910204069.5

    申请日:2005-11-28

    Applicant: FCI公司

    Abstract: 公开了用于定义在基板上的匹配阻抗表面贴装技术基底面的方法,基板是诸如印刷电路板之类的,例如,其适于容纳具有终端引线排列的电组件。这种基底面可以包括导电焊盘(P)的排列和导电过孔(V)的排列。过孔排列可以与焊盘排列不同。可以排列过孔(V)以增加布线密度,同时限制串扰,并在组件与基板之间提供匹配的阻抗。可以改变过孔排列,以在板的一层上实现预期的布线密度。增加布线密度可以减少板的层数,有助于减小电容,并从而增大阻抗。接地过孔(G)和信号过孔(S)可以以影响阻抗的方式来彼此相对地排列。因此,可以改变过孔排列,以得到与组件阻抗相匹配的阻抗。还可以改变过孔排列,以限制在相邻信号导体中的串扰。因此,可以定义过孔排列,以平衡系统的阻抗、串扰和布线密度要求。

    改进的匹配阻抗表面贴装技术基底面

    公开(公告)号:CN101673886A

    公开(公告)日:2010-03-17

    申请号:CN200910204070.8

    申请日:2005-11-28

    Applicant: FCI公司

    Abstract: 公开了用于定义在基板上的匹配阻抗表面贴装技术基底面的方法,基板是诸如印刷电路板之类的,例如,其适于容纳具有终端引线排列的电组件。这种基底面可以包括导电焊盘(P)的排列和导电过孔(V)的排列。过孔排列可以与焊盘排列不同。可以排列过孔(V)以增加布线密度,同时限制串扰,并在组件与基板之间提供匹配的阻抗。可以改变过孔排列,以在板的一层上实现预期的布线密度。增加布线密度可以减少板的层数,有助于减小电容,并从而增大阻抗。接地过孔(G)和信号过孔(S)可以以影响阻抗的方式来彼此相对地排列。因此,可以改变过孔排列,以得到与组件阻抗相匹配的阻抗。还可以改变过孔排列,以限制在相邻信号导体中的串扰。因此,可以定义过孔排列,以平衡系统的阻抗、串扰和布线密度要求。

    连接器组件
    8.
    发明公开

    公开(公告)号:CN104064902A

    公开(公告)日:2014-09-24

    申请号:CN201410277243.X

    申请日:2010-02-01

    Applicant: FCI公司

    CPC classification number: H01R13/65807 H01R13/514 H01R13/6474 H01R13/6586

    Abstract: 一种包括壳体(3)和至少一个导体模块(5)的连接器组件(1)被提供了。导体模块至少包括第一子模块(7)和第二子模块(9),它们附接在一起而形成导体模块。导体模块至少部分地被接纳到壳体内。壳体和第一子模块包括协作的定位结构,用于将所述至少一个导体模块定位到壳体内,从而至少在第一方向(X;Z)上第二子模块相对于壳体的位置通过第一子模块相对于壳体的位置确定。还提供了一种连接器组件,其中,至少一个触头包含至少一个触头梁,该触头梁的一部分可从预加载位置以大致平行于壳体的侧壁的方式弹性移动到用于接纳配合触头的第二位置。壳体包含支架结构,其被配置成与触头的至少一部分协作,用于在预加载位置和第二位置间以及它们之间提供和保持至少触头部分和第一侧壁之间与预加载位置和第二位置间的间距。

Patent Agency Ranking