相位检测器
    2.
    发明公开

    公开(公告)号:CN1846391A

    公开(公告)日:2006-10-11

    申请号:CN200480024854.8

    申请日:2004-08-11

    IPC分类号: H04L7/033

    摘要: 本发明涉及一种相位检测器,该相位检测器利用数据信号DATA来检测数据时钟DATA-CLK和参考时钟REF-CLK之间的相位差值。数据信号DATA的转换与数据时钟DATA-CLK的转换同步。数据时钟DATA-CLK和参考时钟REF-CLK具有相同的频率。该相位检测器包括第一信号发生器(42),用于产生第一二元信号ERRQ,该第一二元信号ERRQ的脉冲宽度等于数据信号DATA的转换和与数据信号DATA的转换相邻的第一参考时钟信号CKQ的转换之间的第一时间差值ΔT1,其中该第一信号发生器包括用于接收第一参考时钟信号CKQ的输入和用于接收数据信号DATA的输入。该相位检测器包括第二信号发生器(40),用于产生第二二元信号ERRI。该第二二元信号ERRI的脉冲宽度等于数据信号DATA的转换和与数据信号DATA的转换相邻的第二参考时钟信号CKI的转换之间的第二时间差值ΔT2,其中该第二信号发生器包括用于接收第二二元信号ERRI的输入和用于接收第二参考信号CKI的输入。该相位检测器包括输出信号发生器(40),用于产生输出信号,该输出信号代表数据时钟(DATA-CLK)和参考时钟(REF-CLK)之间的相位差值,其中该输出信号等于ERRQ-2*(ERRQ AND ERRI),并且AND代表逻辑AND运算,或者该输出等于(ERRQ XOR ERRI)-ERRI,其中XOR代表逻辑XOR运算。

    相位差检测电路
    3.
    发明公开

    公开(公告)号:CN1399404A

    公开(公告)日:2003-02-26

    申请号:CN02124895.8

    申请日:2002-06-24

    发明人: 伊藤良明

    IPC分类号: H03K5/26 H03K5/125 H03L7/085

    摘要: 用模拟量表示相位差检测结果。因此,难以实现相位差检测电路后级电路的数字化,进而妨碍了PLL电路或DLL电路的数字化。为解决此问题,设置比较输入信号A的相位和输入信号B的相位,并输出其比较结果的触发器电路2;比较通过延迟电路1P1~1Pn延迟的输入信号A的相位和输入信号B的相位,并输出其比较结果的触发器电路3P1~3Pn;比较输入信号A的相位和通过延迟电路1N1~1Nn延迟的输入信号B的相位,并输出其比较结果的触发器电路3N1~3Nn。

    检波器
    4.
    发明公开

    公开(公告)号:CN1104820A

    公开(公告)日:1995-07-05

    申请号:CN94108397.7

    申请日:1994-07-16

    IPC分类号: H04L27/14

    摘要: 直接转换二进制FSK无线电接收机具有包括一个“异或”相位检波器的AFC环路,对I3和Q3信号起反应。I和Q滤波器是不相同的,但具有不同的频率-相位特性,当本振调谐正确时,这种特性使它们的相移相同,而当本振失调时,这种特性使它们的相移有差异。相位检波器检测相位的变动并将控制信号供给本振,这样就使本振频率回到正确值上来。

    检测相位的电路和方法
    6.
    发明授权

    公开(公告)号:CN100547907C

    公开(公告)日:2009-10-07

    申请号:CN200510109880.7

    申请日:2005-07-27

    发明人: 朴光一

    IPC分类号: H03D13/00

    CPC分类号: G01R25/005 H03D13/003

    摘要: 一种用于检测相位的电路,包括第一反相器、第二反相器、差动放大器、输出负载锁存器和输出锁存器。第一和第二反相器接收输入信号和反相输入信号从而响应于时钟信号和第一第二控制信号而分别产生第一和第二差动输入信号,并且阻断输入信号和反相输入信号的传输。差动放大器响应于时钟信号而差动地放大第一和第二差动输入信号以提供作为所述第一和第二控制信号的第一和第二差动输出信号。输出负载锁存器锁存第一和第二差动输出信号以产生第一和第二锁存输出信号。输出锁存器锁存第一和第二锁存输出信号以输出相位检测信号。

    VCO和PLL电路,信息记录装置和同步时钟信号产生方法

    公开(公告)号:CN1913358A

    公开(公告)日:2007-02-14

    申请号:CN200610108669.8

    申请日:2004-12-27

    IPC分类号: H03L7/08 H03L7/099 G11B20/10

    CPC分类号: H03L7/087 H03D13/003

    摘要: 一种PLL电路包括相位比较部分,低通滤波器,数字VCO电路,以及分频器。相位比较部分比较输入的时钟信号的相位和分频的信号的相位以检测相位差。所述低通滤波器平均相位比较部分输出的相位差以输出平均的结果来作为频率控制输入。所述数字VCO电路与参考时钟信号同步操作,基于所述频率控制输入而产生同步时钟信号,同时以预定分辨率值为单位控制所述同步时钟信号的相位,所述预定分辨率值是所述参考时钟信号的周期的1/k,k是大于1的自然数。所述分频器分频所述同步时钟信号以产生分频时钟信号。

    高精度相位检波器
    8.
    发明公开

    公开(公告)号:CN1351415A

    公开(公告)日:2002-05-29

    申请号:CN01125135.2

    申请日:2001-08-30

    申请人: 惠普公司

    发明人: M·C·菲舍尔

    IPC分类号: H03D13/00

    CPC分类号: H03D13/003 H03L7/085

    摘要: 公开了精确地检波两个输入相位的相位检波器。减掉由温度变化及输入电压波动引起的公共误差的相位检波方法与装置。该相位检波器与方法最好利用诸如异或门与差分放大器等数字电路来执行精确的相位检波。可将输入与输出衰减或滤波以便产生想要的结果。

    鉴相器和检相的方法
    9.
    发明授权

    公开(公告)号:CN1795606B

    公开(公告)日:2011-06-15

    申请号:CN200480014383.2

    申请日:2004-05-14

    发明人: M·卡德纳

    IPC分类号: H03D13/00

    CPC分类号: H03D13/003

    摘要: 为了提供呈现更高灵敏度和简单实施性特点的鉴相器和检相的方法,可以在至少一个预定周期利用第一减法器(12)形成两个输入信号(Ua;Ub)的至少一个差分信号,可以利用第一峰值检测器(16)检测至少一个差分信号的至少一个最大值,并且可以利用第二峰值检测器(18)检测至少一个差分信号的至少一个最小值,而且可以利用第二减法器(14)从至少一个最大值和至少一个最小值中形成至少一个其他差分信号(Uout)。

    相位检测器、锁相环以及用于检测相位的方法

    公开(公告)号:CN100477491C

    公开(公告)日:2009-04-08

    申请号:CN03818437.0

    申请日:2003-07-23

    IPC分类号: H03D13/00 H03L7/085

    摘要: 已知的相位检测器带有反馈环路,并且在恶劣的环境下不能正常工作。通过提供所述的带有为建立输入信号之间的差值的差值建立器(1)和带有为了相位锁定而选择所述差值中的一个作为输出信号的选择器(2)的相位检测器,该相位检测器就能够在更恶劣的环境下更好的工作,并且任何死区都消失了。所述选择器(2)是一个无反馈选择器,那么就不再存在环路延迟,因此较高频率的线性范围将不再变小,对于抽样输入信号,输出抖动将不会增加。所述的选择器(2)包括锁存器(21,22)和一个多路复用器(23)。转换器(3)通过一个耦合至每个输入信号一个的复制电路(32,34)的缓冲器电路(31,33),将输入信号转换为补偿输入信号,以提供拥有基本相等幅度的、利用过程误差以及温度变化补偿的输入信号。差值建立器(1)基于模数或者平方。