开关元件驱动电路、功率模块以及汽车

    公开(公告)号:CN104871417B

    公开(公告)日:2018-03-06

    申请号:CN201280077940.X

    申请日:2012-12-21

    发明人: 日山一明

    IPC分类号: H02M1/08

    摘要: 本发明的目的在于,提供能够以较小的安装面积,实现电压控制型开关元件的开关特性的改善以及短路电流的抑制的技术。本发明的开关元件驱动电路通过由电压放大率为1的放大电路构成的电压输出部,向开关元件输出电压,对开关元件进行驱动。在将开关元件接通时,将比开关元件的阈值电压大、且比开关元件驱动电路的电源的电压值小的值的接通用电压向电压输出部施加。在经过接通用电压保持期间后,向电压输出部施加的电压由电压切换部切换为开关元件驱动电路的电源的电压。

    一种负压自偏置PIN开关驱动器及其负电压产生方法

    公开(公告)号:CN106992772A

    公开(公告)日:2017-07-28

    申请号:CN201710280207.2

    申请日:2017-04-26

    IPC分类号: H03K17/74 H03K17/04

    CPC分类号: H03K17/74 H03K17/04

    摘要: 本发明属于微波技术领域,特别涉及一种负压自偏置PIN开关驱动器及其负电压产生方法。本发明包括驱动电路以及负压自偏置电路,所述驱动电路的控制端连接TTL控制信号,驱动电路分别与电源Vcc、地GND连接,驱动电路的信号输出端连接负压自偏置电路的信号输入端,所述负压自偏置电路的信号输出端产生负电压。所述驱动电路和负压自偏置电路包含的元器件数量少,从而使得整个PIN开关驱动器的结构简单,体积小,可靠性高。本发明的驱动电路和负压自偏置电路均采用分立元件搭建,成本低廉。

    CPU互连装置、系统及其控制方法、控制装置

    公开(公告)号:CN105205032A

    公开(公告)日:2015-12-30

    申请号:CN201510526313.5

    申请日:2015-08-25

    发明人: 廖德甫

    IPC分类号: G06F15/163

    摘要: 本发明公开了一种CPU互连装置、系统及其控制方法、控制装置,属于电子技术领域。所述CPU互连装置包括:至少一个切换电路,每个切换电路包括两个选通单元和一条第一中间线路,每个选通单元包括第一端子和第二端子,当所述选通单元处于第一状态时,所述第一端子与所述第二端子连接,当所述选通单元处于第二状态时,所述第一端子与所述第二端子断开,每个所述切换电路的两个所述第一端子分别用于连接第一节点内的两个CPU,每个所述切换电路的两个所述第二端子分别与第一中间线路的两端连接,或者每个所述切换电路的两个第二端子分别用于连接第二节点内的两个CPU。

    具有快速接通的自举开关电路

    公开(公告)号:CN104052444B

    公开(公告)日:2017-12-29

    申请号:CN201410096266.0

    申请日:2014-03-14

    IPC分类号: H03K17/041

    摘要: 提供一种用于实施具有改进(即更快)的接通时间的自举开关电路的设备和方法。在一个实施方案中,内部开关回路在自举开关电路中加以实施,其中所述内部开关回路被配置成与驱动电路输出无关地接通所述自举驱动电路中的输入开关。所述实施方案将所述内部开关回路电路从所述自举开关电路的输出驱动电路解耦,与所述内部开关回路相比,所述输出驱动电路通常具有较大负载电容。这允许所述内部开关回路更快地接通所述自举开关电路中的所述输入开关并且缩短所述自举开关电路的所述接通时间。

    过电压保护电路
    8.
    发明授权

    公开(公告)号:CN104052030B

    公开(公告)日:2017-08-15

    申请号:CN201410094036.0

    申请日:2014-03-14

    IPC分类号: H02H7/20 H02H9/04

    摘要: 本发明涉及过电压保护电路。提供通用串行总线(USB)保护电路。一种电路包括:多个第一晶体管,串联连接在焊垫和地之间。该电路还包括:多个第二晶体管,串联连接在所述焊垫和供给电压之间。该电路还包括:控制电路,对于所述多个第一晶体管中的每一个以及所述多个第二晶体管中的每一个施加相应的偏置电压。偏置电压被配置为:当焊垫的焊垫电压处于标称电压范围内时,断开所述多个第一晶体管并且断开所述多个第二晶体管;当焊垫电压增加到高于标称电压范围时,顺序地接通所述多个第一晶体管;并且当焊垫电压减小到低于标称电压范围时,顺序地接通所述多个第二晶体管。

    隔离型数字输入电路
    9.
    发明公开

    公开(公告)号:CN106953629A

    公开(公告)日:2017-07-14

    申请号:CN201710234001.6

    申请日:2017-04-11

    发明人: 龙三平

    IPC分类号: H03K19/0175 H03K17/04

    CPC分类号: H03K19/017536 H03K17/04

    摘要: 本公开涉及一种隔离型数字输入电路。本公开隔离型数字输入电路,包括:输入电压阈值设定电路、光耦驱动电路及光耦隔离电路;其中,所述输入电压阈值设定电路用于根据输入电压产生输入至所述光耦驱动电路的第一电压;所述光耦驱动电路用于根据所述第一电压与电压比较器内置参考电压的比较结果控制所述光耦隔离电路的通断;所述光耦隔离电路用于不通电压间的电气隔离和信号传输,并产生输出电压。本公开通过电压比较器设定输入电压的动作阈值及控制光耦的通断,使得在输入电压的动作阈值附近,光耦处于放大状态的时间缩短,开关速度更快,实现了输入电压的动作阈值的精确设置,避免了输入电压的动作阈值受光耦特性的影响。