-
公开(公告)号:CN102882518A
公开(公告)日:2013-01-16
申请号:CN201210410444.3
申请日:2012-10-24
申请人: 四川和芯微电子股份有限公司
发明人: 范方平
CPC分类号: H03L7/235
摘要: 一种锁相环系统,包括一输入端,一输出端,一第一鉴频鉴相器,一与第一鉴频鉴相器相连的第一电荷泵,一与第一电荷泵相连的第一低通滤波器,一与第一电荷泵、第一低通滤波器相连的第一压控振荡器,一与第一压控振荡器相连的第二鉴频鉴相器,一与第二鉴频鉴相器相连的第二电荷泵,一与第二电荷泵相连的第二低通滤波器,一与第二电荷泵、第二低通滤波器相连的第二压控振荡器,一连接于第一鉴频鉴相器与第二压控振荡器之间的第一数字分频器,一连接于第二鉴频鉴相器与所述第二控振荡器之间的第二数字分频器。本发明还公开了一种锁相环系统的工作方法,可以同时抑制输入噪声和第二压控振荡器的相位噪声,从而大大降低了锁相环系统的噪声。
-
公开(公告)号:CN101278486A
公开(公告)日:2008-10-01
申请号:CN200680032773.1
申请日:2006-06-30
申请人: 摩托罗拉公司
发明人: 索伦·彼得·拉森
IPC分类号: H04B1/06
摘要: 一种RF(射频)合成器(200),包括可工作以在期望频率(Fvco)提供输出信号的VCO(压控振荡器)(220),和与该VCO相耦接、可工作以接收该VCO的输出信号并提供在频率上相对VCO的输出信号进行分频的输出信号的分频器,其中该合成器包括输出路径(250,251),该输出路径包括分频器(241),由此该合成器可工作以在该分频器的输出频率(Fvco/Nx)提供输出信号。该合成器可有益地包括集成电路,该集成电路完全包括至少部分的VCO。还描述了完全包括该合成器的,例如用在移动通信系统的收发基站中的RF发射器或接收器。
-
公开(公告)号:CN1180649C
公开(公告)日:2004-12-15
申请号:CN02102493.6
申请日:2002-01-23
申请人: 日本电气株式会社
CPC分类号: H03J1/0066 , H03J7/02 , H03J7/026 , H03J2200/02 , H03L7/085 , H03L7/16 , H03L7/235
摘要: 一种用于实现自动控制振荡器的振荡频率的自动频率控制(AFC)的便携式无线电终端,包括用于间断执行AFC操作的单元,以及当振荡频率的频移很大时用于缩短AFC操作停止周期的单元。还公开了一种AFC控制方法。
-
-
公开(公告)号:CN104426544B
公开(公告)日:2018-05-25
申请号:CN201410426113.8
申请日:2014-08-26
申请人: 恩智浦有限公司
发明人: 乔斯·沃林邓 , 雷默克·科内利斯·荷曼·范德贝克
CPC分类号: H04L7/0331 , H03L7/0992 , H03L7/14 , H03L7/23 , H03L7/235 , H04L7/0079
摘要: 本公开的各个方面涉及包括第一锁相环(PLL)电路和第二PLL电路的设备和方法。第一PLL电路接收载波信号,所述载波信号从非同步装置在通信信道上传输,并且产生PLL‑PLL控制信号。第二PLL电路接收稳定的基准振荡信号,并且响应于对频率偏移加以表示的PLL‑PLL控制信号,调节第二PLL电路的分数分频比。第一PLL电路和第二PLL电路配置为产生与载波信号同步的输出频率信号。
-
公开(公告)号:CN102812641A
公开(公告)日:2012-12-05
申请号:CN201180005265.5
申请日:2011-08-22
申请人: 克洛纳测量技术有限公司
CPC分类号: H03L7/185 , H03L7/235 , H03L2207/05 , H03L2207/12
摘要: 描述和示出了一种用于生成形成宽带频率斜坡的高频输出信号的电路装置,具有参考振荡器(1)、相位检测器(2)、环路滤波器(3)、用于生成输出信号的VC振荡器(4)、分频器(5)、下混频器(7)、以及用于生成本地振荡器信号的本地振荡器(8),其中参考振荡器(1)、相位检测器(2)、环路滤波器(3)、VC振荡器(4)、分频器(5)以及下混频器(7)属于相位调节回路,分频器(5)和下混频器(7)处于相位调节回路的反馈路径中,下混频器(7)将输出信号和本地振荡器信号混合,并且输出信号的频率能够通过改变分频器(5)的分频比来调节。根据本发明,借助于本地振荡器信号的可调节的频率来改善输出信号的特征曲线。
-
公开(公告)号:CN100566173C
公开(公告)日:2009-12-02
申请号:CN200410059791.1
申请日:2004-06-23
申请人: 株式会社瑞萨科技 , 株式会社瑞萨LSI设计
CPC分类号: H03L7/0812 , H03L7/081 , H03L7/0996 , H03L7/23 , H03L7/235
摘要: 在该谱扩散时钟发生电路中,DLL电路(8)使来自VCO(7)的振荡时钟信号(CLKO)延迟,输出相位各不相同的10个延迟时钟信号(CLKD1~CLKD10)。选择器(9)从10个延迟时钟信号(CLKD1~CLKD10)中选择任一个并输出选择时钟信号(CLKS)。控制电路(3)控制选择器(9)的信号选择动作。反馈分频电路(10)按分频比N对选择时钟信号(CLKS)进行分频,生成比较时钟信号(CLKC)。由此,可以微调比较时钟信号(CLKC)的相位。进而,可以实现能进行高精度频率调制的谱扩散时钟发生电路。
-
公开(公告)号:CN1601918A
公开(公告)日:2005-03-30
申请号:CN200410088074.1
申请日:2002-01-23
申请人: 日本电气株式会社
CPC分类号: H03J1/0066 , H03J7/02 , H03J7/026 , H03J2200/02 , H03L7/085 , H03L7/16 , H03L7/235
摘要: 一种用于实现自动控制振荡器的振荡频率的自动频率控制(AFC)的便携式无线电终端,包括用于间断执行AFC操作的单元,以及当振荡频率的频移很大时用于缩短AFC操作停止周期的单元。还公开了一种AFC控制方法。
-
公开(公告)号:CN1384959A
公开(公告)日:2002-12-11
申请号:CN00814869.4
申请日:2000-12-29
申请人: RGB系统公司
CPC分类号: G09G5/006 , H03L7/235 , H04N5/126 , H04N5/268 , H04N5/4401 , H04N5/46 , H04N5/74 , H04N7/012 , H04N7/104 , H04N9/641 , H04N9/642 , H04N21/4113
摘要: 本发明公开了一种垂直锁定输入和输出图像帧频的方法和装置。该输出的垂直同步脉冲无论输入的格式和频率如何都在相位上与输入的垂直同步脉冲锁定。输出分辨率、水平刷新速率以及延迟都可由用户选择。两个锁相环串联从而垂直锁定输入和输出帧。锁定输入和输出帧之间的垂直同步脉冲可在输出的图像中消除不同输入帧的像素干扰。第一个锁相环生成输出像素时钟以满足用户的显示喜好,但不能精确表示出图像锁定所需的输出像素时钟,这是因为当前的锁相环采用整除数。第二个锁相环可调节其输出直到完成锁定为止,该输出就是第一锁相环的参考频率。
-
-
-
-
-
-
-
-
-