信息处理的方法、装置和通信设备

    公开(公告)号:CN109150194A

    公开(公告)日:2019-01-04

    申请号:CN201710503065.1

    申请日:2017-06-27

    IPC分类号: H03M13/11 H04L1/00

    摘要: 本申请公开了编码方法,装置、通信设备和通信系统。该方法包括:使用低密度奇偶校验LDPC矩阵对输入比特序列进行编码;其中,所述LDPC矩阵是基于扩展因子Z和基矩阵得到的,所述基矩阵包括图3b‑1至图3b‑8所示矩阵之一中的第0至6行以及第0至16列,或者,所述基矩阵包括图3b‑1至图3b‑8中的任一矩阵中的第0至6行以及第0至16列中的部分列。本申请的编码方法、装置、通信设备和通信系统,能够支持多种长度的信息比特序列的编码需求。

    编码方法及装置、译码方法及装置

    公开(公告)号:CN107733441A

    公开(公告)日:2018-02-23

    申请号:CN201610668564.1

    申请日:2016-08-12

    发明人: 许进 徐俊 李立广

    IPC分类号: H03M13/11

    CPC分类号: H03M13/11 H03M13/1148

    摘要: 本发明提供了一种编码方法及装置、译码方法及装置,其中编码方法包括:采用码率为R1的低密度奇偶校验码LDPC对待编码的初始比特序列进行编码,得到编码后的第一比特序列;其中,0≤R1≤1;对第一比特序列中的至少两个比特序列片段进行线性组合,得到第二比特序列;将第一比特序列和第二比特序列级联,获得码率为R2的目标比特序列;其中,0≤R2≤R1≤1。通过本发明,解决了相关技术中,产生低码率的LDPC编码,会增加译码器的译码时延和硬件复杂度的问题,实现了获得低码率LDPC编码的同时,不会增加译码器的译码时延和硬件复杂度的技术效果。

    一种基于消除基本陷阱集的LDPC码构造方法

    公开(公告)号:CN107689802A

    公开(公告)日:2018-02-13

    申请号:CN201710818890.0

    申请日:2017-09-12

    IPC分类号: H03M13/11

    CPC分类号: H03M13/1148

    摘要: 本发明涉及一种基于消除基本陷阱集的LDPC码构造方法。在PEG构造算法的基础上,加入基本陷阱集搜索算法,在构造校验矩阵的过程中对变量节点和校验节点相连的边进一步优化,尽可能避免小基本陷阱集的出现,从而降低LDPC码的错误平层。为了进一步降低错误平层,在此基础上,将提升环的连通性方法与之相结合,尽可能消除低重量的相近码字,从而构造出具有优异纠错性能的LDPC码型。仿真结果表明,在误码率为10-7时,PEG-EMD-Trapping-LDPC(504,252)码与对比的同码率其他两码型的编码增益分别有0.20dB和0.42dB的提升,所以本发明所提出的构造方法能有效改善在高信噪比区域的错误平层。

    一种集合译码方法和集合译码器

    公开(公告)号:CN106936444A

    公开(公告)日:2017-07-07

    申请号:CN201511019434.7

    申请日:2015-12-29

    IPC分类号: H03M13/11

    CPC分类号: H03M13/11 H03M13/1148

    摘要: 本发明涉及一种集合译码方法和集合译码器,包括:根据符号信息向量的不同符号的置信度的不同,将所述符号信息向量划分为多个集合,以集合为单位进行译码过程中的计算。通过采用本发明所提供的一种集合译码方法和集合译码器,降低了译码复杂度,尤其降低了在校验节点的计算复杂度。同时本发明通过合理划分集合、采用合适的集合置信度可以提供不低于现存译码方法的性能,提供高质量的译码结果,提高译码效率。

    通用型高速LDPC码编码方法及编码器

    公开(公告)号:CN106603082A

    公开(公告)日:2017-04-26

    申请号:CN201611136149.8

    申请日:2016-12-12

    IPC分类号: H03M13/11 H03M13/00

    CPC分类号: H03M13/1148 H03M13/6561

    摘要: 本发明涉及无线通信领域,其针对发送端信道编码器大吞吐量的需求,设计和实现了一种通用型高速低密度奇偶校验码(LDPC码)编码方法及编码器。本发明通过先对LDPC码的校验矩阵进行预处理,然后利用预处理后的校验矩阵进行编码这两个步骤将LDPC码的校验矩阵通过行列置换和高斯消元,使每个校验位的运算只与预处理后矩阵的对应行相关,具备了可以灵活并行处理的结构;在编码器的硬件设计上,本发明提出了一种校验位并行分步运算的编码器架构,通过同时计算所有校验位,分步处理单个校验位,有效地降低了硬件实现复杂度,缩短了关键路径时延,实现了编码速率的极大提高。

    CDR中基于三级流水线的高速QC-LDPC编码器

    公开(公告)号:CN105356889A

    公开(公告)日:2016-02-24

    申请号:CN201510644407.2

    申请日:2015-10-03

    发明人: 张鹏

    IPC分类号: H03M13/11

    CPC分类号: H03M13/1148

    摘要: 本发明提供了一种CDR中基于三级流水线的高速QC-LDPC编码器,该编码器包括1个I型后向迭代电路、1个高密度矩阵与向量的乘法器和1个II型后向迭代电路。高密度矩阵与向量的乘法器实现高密度矩阵与向量的乘法运算,I型和II型后向迭代电路都实现后向迭代运算。整个编码过程划分为3级流水线。本发明提供的CDR系统中1/4码率高速QC-LDPC编码器具有结构简单、成本低、吞吐量大等优点。