-
公开(公告)号:CN102843234B
公开(公告)日:2018-04-03
申请号:CN201210211284.X
申请日:2012-06-20
申请人: 瑞萨电子株式会社
IPC分类号: H04L9/32
CPC分类号: H04L9/3226 , H03M13/29 , H03M13/63 , H04L9/3278 , H04L2209/04 , H04L2209/08 , H04L2209/34
摘要: 本发明涉及半导体装置以及将数据写入到半导体装置的方法。现有技术的半导体装置具有不能够有效地确保写入数据时的安全性的问题。本发明的半导体装置具有:独有码生成单元,其生成初始独有码,所述初始独有码是对于装置独有的值并且包含以随机比特形式的错误;第一错误校正单元,其校正初始独有码中的错误以生成中间独有码;第二错误校正单元,其校正中间独有码中的错误以生成第一确定独有码;以及解密单元,其利用所述第一确定独有码解密传输数据,以生成保密信息,所述传输数据是由外部装置利用基于所述中间独有码生成的密钥信息加密保密信息而获得的。
-
公开(公告)号:CN107005346A
公开(公告)日:2017-08-01
申请号:CN201580063826.5
申请日:2015-11-24
申请人: 高通股份有限公司
发明人: S·森戈库
CPC分类号: G06F11/1004 , H03M5/00 , H03M13/03 , H03M13/63 , H04L1/004 , H04L1/0041 , H04L1/0061 , H04L1/245 , H04L7/033 , H04L25/0264 , H04L25/0272 , H04L25/03286 , H04L25/14 , H04L25/493 , H04L27/38
摘要: 公开了用于检测多线接口上的传输中的差错的装置、系统以及方法。一种用于在多线接口上传送数据的方法包括在多线接口上传送数据,包括:获得要在多个连接器上传送的多个比特;将该多个比特转换成码元序列;以及在多个连接器上传送该码元序列。该多个比特中的预定数目的最低有效位可被用于检错。该预定数目的最低有效位可具有与多个差错值中的每一者不同的常数值。影响码元序列中的一个或两个码元的码元差错可以使得预定数目的最低有效位的经解码版本具有作为多个差错值之一的值。
-
公开(公告)号:CN103281088A
公开(公告)日:2013-09-04
申请号:CN201310149429.2
申请日:2009-02-26
申请人: 三星电子株式会社 , 浦项工科大学校产学协力团
IPC分类号: H03M13/11
CPC分类号: H03M13/1165 , H03M13/1102 , H03M13/616 , H03M13/618 , H03M13/63 , H03M13/6325 , H04L1/0057 , H04L1/0069 , H04L1/1819 , H04L27/3416 , H04L27/3488
摘要: 本申请提供使用低密度奇偶校验码进行信道解码的方法和装置。编码方法包括:对从发射机发送的信号进行解调;通过从解调后的信号中估计有关缩短样式的信息,来确定缩短的信息比特的位置;以及基于所确定的缩短的信息比特的位置,来对解调后的信号进行解码。缩短样式是考虑调制方案而确定的。确定缩短的信息比特的位置包括:确定要被缩短的信息比特的数量;基于确定的要被缩短的信息比特的数量,确定要被缩短的比特组的数量;以及获取比特组的预定次序。
-
公开(公告)号:CN102880061A
公开(公告)日:2013-01-16
申请号:CN201210242382.X
申请日:2012-07-13
申请人: 英飞凌科技股份有限公司
IPC分类号: G05B15/02
CPC分类号: G06F11/10 , G06F11/1008 , G06F21/35 , G06F21/72 , H03M13/05 , H03M13/63 , H04L9/0866 , H04L2209/34
摘要: 清除位模式中的时效引起的误差的位误差校正。位误差校正器包括:存储至少一个时效位模式的时效位模式存储器,时效位模式呈现未经校正的位模式序列内的时效引起的效应;借助至少一个时效位模式来修改当前的未经校正的位模式的位模式修改器,其中位模式修改器产生经修改的位模式;对当前的未经校正的位模式与经校正的位模式进行比较和确定对应的比较位模式的位模式比较器,经校正的位模式基于经修改的位模式;以及基于至少一个时效位模式和比较位模式来确定新的时效位模式并且将该新的时效位模式存储在时效位模式存储器中以在通过位模式修改器来修改后续的未经校正的位模式时使用的时效位模式确定器。还公开了位误差校正方法和对应的计算机程序。
-
公开(公告)号:CN102301390A
公开(公告)日:2011-12-28
申请号:CN200880132124.8
申请日:2008-09-26
申请人: 汤姆森特许公司
IPC分类号: G06T1/00
CPC分类号: G06T1/005 , G06T2201/0063 , H03M13/1515 , H03M13/63 , H04N1/32144 , H04N2201/3236 , H04N2201/3269 , H04N2201/3284
摘要: 一种检测进行共谋攻击的共谋者的方法与系统,所述共谋攻击包括在数字产品上的少数类型共谋攻击,所述方法与系统包括生成在数字产品中用作水印的码字。使用Hadamard矩阵中行的置换以及将它们级联在一起来生成码字的内部码。码字的典型外部码为Reed Solomon码。自适应检测器能够精确地检测少数类型攻击的三个或更多共谋者之一。使用具有内部码的基于纠错码的水印加注机制的现有技术方案未能检测利用包括三个共谋者的少数类型共谋攻击的共谋者。
-
公开(公告)号:CN1652611A
公开(公告)日:2005-08-10
申请号:CN200510005400.2
申请日:2005-02-05
申请人: 三星电子株式会社
CPC分类号: H04L1/00 , H03M13/63 , H04N19/436 , H04N19/44 , H04N19/89 , H04N19/91 , H04N21/4425
摘要: 一种能够防止错误传播和实现并行处理的解码方法及使用其的解码设备,该解码方法包括下述步骤:通过接收编码的数据和用于检测传输错误的每个预定周期中设置的至少一个同步点的编码信息并在对编码的数据解码时获得与同步点对应的解码信息,来比较编码信息和解码信息;和如果这两种信息相同,则继续对编码的数据解码,或者如果这两种信息不同,则通过限定在相应同步点和前一同步点之间的传输错误区域参照编码信息来继续对位于相应同步点之后的剩余数据解码。另外,多个区域的编码的数据参照多个同步点的编码信息被以并行方式同时解码。因此,可通过将传输错误限定在最小可能长度内来防止错误传播并可通过使用并行处理来减少解码时间。
-
公开(公告)号:CN1627415A
公开(公告)日:2005-06-15
申请号:CN200410095855.3
申请日:2004-11-26
申请人: 株式会社东芝
发明人: 赤松学
CPC分类号: H03M13/63 , H03M13/1102 , H03M13/29 , H03M13/3746
摘要: 公开了一种使用包括用于执行迭代解码处理的迭代解码器(55)的读/写通道(5)的盘驱动器。迭代解码器(55)具有用于从通道解码器(550)和LLR调整器(551)输出的LLR组检测突发错误部分的RLL错误检测器(552)。LLR调整器(551)通过减小对应于检测到的突发错误部分的LLR组的值来进行调整。
-
公开(公告)号:CN106788880A
公开(公告)日:2017-05-31
申请号:CN201610877201.9
申请日:2016-09-30
申请人: 北京展讯高科通信技术有限公司
CPC分类号: H04L1/0042 , H03M13/09 , H03M13/1102 , H03M13/1105 , H03M13/2906 , H03M13/2927 , H03M13/31 , H03M13/353 , H03M13/63 , H03M13/6516 , H04L1/0002 , H04L1/0009 , H04L1/0025 , H04L1/0057 , H04L1/0061 , H04L1/0075 , H04L1/0007
摘要: 本发明提供应用LDPC编码的数据传输方法及装置,应用LDPC编码的数据传输方法包括:根据当前的LDPC码率确定校验码的长度;通知接收端当前的LDPC码率以及所述校验码的长度,对待发送数据添加所述长度的校验码并利用所述当前的LDPC码率进行LDPC编码,以得到LDPC编码数据;向接收端发送所述LDPC编码数据。所述方法和装置可以提升应用LDPC编码的数据传输方法的频谱效率。
-
公开(公告)号:CN103281089B
公开(公告)日:2016-11-09
申请号:CN201310149574.0
申请日:2009-02-26
申请人: 三星电子株式会社 , 浦项工科大学校产学协力团
IPC分类号: H03M13/11
CPC分类号: H03M13/1165 , H03M13/1102 , H03M13/616 , H03M13/618 , H03M13/63 , H03M13/6325 , H04L1/0057 , H04L1/0069 , H04L1/1819 , H04L27/3416 , H04L27/3488
摘要: 本申请提供使用低密度奇偶校验码进行信道解码的方法和装置。编码方法包括:将信息比特划分为多个比特组;确定要被缩短的信息比特的数量;基于确定的要被缩短的信息比特的数量,确定要被缩短的比特组的数量;根据预定次序在确定的比特组的数量中缩短信息比特;以及对缩短的信息比特进行LDPC编码,其中,当码字长度是16200、信息比特是7200、并且调制方案是16正交幅度调制16‑QAM时,预定次序为第18比特组、第17比特组、第16比特组、第15比特组、第14比特组、第13比特组、第12比特组、第11比特组、第4比特组、第10比特组、第9比特组、第8比特组、第7比特组、第3比特组、第2比特组、第1比特组、第6比特组、第5比特组、第19比特组、以及第0比特组。
-
公开(公告)号:CN102687445B
公开(公告)日:2015-01-21
申请号:CN201180004322.8
申请日:2011-12-30
申请人: 华为技术有限公司
IPC分类号: H04L1/00
CPC分类号: H03M13/116 , H03M13/036 , H03M13/1154 , H03M13/333 , H03M13/63
摘要: 本发明公开了一种前向纠错编、解码方法、装置及系统,属于通信领域。方法包括:根据传输系统性能、复杂度及码字同步对齐方式确定时变周期LDPC卷积码的校验矩阵参数,并根据确定的校验矩阵参数构造QC-LDPC校验矩阵,并根据QC-LDPC校验矩阵得到时变周期LDPC卷积码的校验矩阵HC;将待编码数据按照HC的要求进行分块,并根据HC对每个分块数据进行编码,得到多个LDPC卷积码码字;将多个LDPC卷积码码字添加在数据帧中发送。本发明通过采用具有QC-LDPC结构的时变周期LDPC卷积码进行前向纠错,由于QC-LDPC的校验特性可降低校验的复杂度,且LDPC卷积码的性能优于LDPC分组码,而时变LDPC卷积码的性能又优于时不变LDPC卷积码,因此,可以适用于高速光传输系统,满足高增益性能和高吞吐量的要求。
-
-
-
-
-
-
-
-
-