数字线性发送器架构
    2.
    发明授权

    公开(公告)号:CN101647202B

    公开(公告)日:2013-01-09

    申请号:CN200780051667.2

    申请日:2007-12-14

    摘要: 一种用于射频信号的数字至模拟转换的数字线性发送器。所述发送器包括无线装置的发送路径中的德尔塔西格玛(Δ∑)数字至模拟转换器(DAC)和加权信号数字至模拟转换器来降低对相对大的模拟部件的依赖。Δ∑DAC转换过采样的信号的最低有效位,而加权的信号数字至模拟转换器转换过采样的信号的最高有效位。发送器核心包括用于提供过采样的调制的数字信号的部件,该数字信号随后在产生对应的模拟信号之前经受过采样的信号的第一阶滤波。所述设备和方法在无线RF装置的发送器核心架构中减少了模拟部件并且增加了数字部件。

    数字信息信号的算术编码/解码装置及方法

    公开(公告)号:CN1188949C

    公开(公告)日:2005-02-09

    申请号:CN99800791.9

    申请日:1999-02-22

    IPC分类号: H03M7/40

    CPC分类号: H03M7/4006 H03M7/3004

    摘要: 可以使用众所周知的总和-增量调制技术将音频信号从模拟形式转换为数字形式。这样得到的数字信号包括例如是在2822400 Hz(=64*44100 Hz)频率处的一个1比特采样序列。我们已知无损编码技术会减小这些1比特过采样音频信号所需的存贮或传输容量。使用当前发明,用于1比特过采样音频信号的无损编码器的性能(压缩比)可得到改善。这是通过将算术编码器切换到编码模式来将所述输入信号的一个或多个码元编码为相应的输出信号码元,该输出信号码元基本与所述输入信号的所述码元相同。在一个优选实施例中这通常是通过否决用于无损编码器的概率信号而实现的。

    用于运行Delta-Sigma-转换器的方法

    公开(公告)号:CN102377435A

    公开(公告)日:2012-03-14

    申请号:CN201110222000.2

    申请日:2011-07-29

    IPC分类号: H03M1/66

    CPC分类号: H03M7/3004

    摘要: 用于运行Delta-Sigma-转换器的方法。在该用于运行Delta-Sigma-转换器(2)的方法中,该Delta-Sigma-转换器(2)将多比特宽的数字值(W)在时钟周期(T1,...)中转换为具有二进制信号状态(Lo,Hi)的比特流(4),并且根据具有残差(F)的积分存储的Delta-Sigma-方法在时钟周期(T1,...)中选择信号状态(Lo,Hi)。在该方法中,在每次由Delta-Sigma-方法引起的信号状态(Lo,Hi)的转换后:对至少一个能预定的数目(n)的时钟周期(T1,...),抑制可能继续的由Delta-Sigma-方法要求的信号状态(Lo,Hi)的转换,将产生的残差(F)继续积分。

    数字脉冲宽度受控振荡调制器

    公开(公告)号:CN1765055B

    公开(公告)日:2012-01-11

    申请号:CN200480007981.7

    申请日:2004-03-23

    IPC分类号: H03M5/08

    摘要: 脉冲宽度调制器(10)是将数字信号转换成为PWM信号的设备,它包括串联的多个具有增益(12)的积分器(11),比较器(17),用来比较参考信号与从最后一个积分器(11′)输出信号,从而产生了PWM信号。调制器还包括在所期望的频率实现自振荡的装置与上述比较器的下游点连接的反馈路径(14),并引到多个相加点,每个相加点分别在一个积分器之前,其中,PWM信号按调制器的时钟频率在时间上被量化,积分器增益(12)适于降低任何量化噪声。

    数字信息信号的算术编码/解码装置及方法

    公开(公告)号:CN1555134B

    公开(公告)日:2013-06-19

    申请号:CN200410036825.5

    申请日:1999-02-22

    IPC分类号: H03M7/40

    CPC分类号: H03M7/4006 H03M7/3004

    摘要: 数字信息信号的算术编码/解码装置及方法可以使用众所周知的总和-增量调制技术将音频信号从模拟形式转换为数字形式。这样得到的数字信号包括例如是在2822400Hz(=64*44100Hz)频率处的一个1比特采样序列。我们已知无损编码技术会减小这些1比特过采样音频信号所需的存贮或传输容量。使用当前发明,用于1比特过采样音频信号的无损编码器的性能(压缩比)可得到改善。这是通过将算术编码器切换到编码模式来将所述输入信号的一个或多个码元编码为相应的输出信号码元,该输出信号码元基本与所述输入信号的所述码元相同。在一个优选实施例中这通常是通过否决用于无损编码器的概率信号而实现的。

    数字线性发送器架构
    9.
    发明公开

    公开(公告)号:CN101647202A

    公开(公告)日:2010-02-10

    申请号:CN200780051667.2

    申请日:2007-12-14

    IPC分类号: H04B1/04 H03M1/66 H03M3/00

    摘要: 一种用于射频信号的数字至模拟转换的数字线性发送器。所述发送器包括无线装置的发送路径中的德尔塔西格玛(Δ∑)数字至模拟转换器(DAC)和加权信号数字至模拟转换器来降低对相对大的模拟部件的依赖。Δ∑ DAC转换过采样的信号的最低有效位,而加权的信号数字至模拟转换器转换过采样的信号的最高有效位。发送器核心包括用于提供过采样的调制的数字信号的部件,该数字信号随后在产生对应的模拟信号之前经受过采样的信号的第一阶滤波。所述设备和方法在无线RF装置的发送器核心架构中减少了模拟部件并且增加了数字部件。