-
公开(公告)号:CN107750431B
公开(公告)日:2021-12-10
申请号:CN201680035225.8
申请日:2016-06-13
申请人: 阿海珐核能公司
IPC分类号: H03K19/17792 , H03K19/17748 , H03K19/17732 , H03K19/17724 , G05B19/05
摘要: 根据本发明提供了现场可编程门阵列,包括:多个功能块(10a‑d、20、30、110a‑h、120a‑d、130a‑d、210a‑e、410a、410b),功能块中的至少一个包括至少一种功能(12a‑d、412a、412b),所述功能的至少一个使用参数(514、518),其中所述功能块适于在计算阶段执行至少一种功能;数据输送器(40、140、240、340、440),包括多个数据间隙(42),其中在数据传送阶段,每个功能块(10a‑d、20、30、110a‑h、120a‑d、130a‑d、210a‑e、410a、410b)适于从一个或多个预定义的第一间隙(42)接收输入数据和/或向一个或多个预定义的第二间隙(42)提供输出数据;和配置电路(150、450),适于为使用参数的至少一种功能配置参数以及定义一个或多个第一间隙和/或一个或多个第二间隙用于至少一个功能块,其中所述现场可编程门阵列适于循环重复数据传送阶段和计算阶段。
-
公开(公告)号:CN110915138A
公开(公告)日:2020-03-24
申请号:CN201880047417.X
申请日:2018-06-27
申请人: 日立汽车系统株式会社
IPC分类号: H03K19/17792 , H03K19/17728
摘要: 本发明的电子控制装置包括:能够将包括第一电路和第二电路的多个运算电路重构的逻辑电路;按照重构指令进行运算电路的重构和重构后的运算电路的确认的重构控制部;和能够对重构控制部发送重构指令并能够使运算电路执行运算的处理控制部,重构控制部在接收到第一所述重构指令的情况下进行第一电路的重构和确认,处理控制部在重构控制部进行的第一电路的确认已完成的情况下使第一电路执行运算,处理控制部在第一电路的重构完成之后到第一电路的运算完成为止的期间,发送第二所述重构指令来使重构控制部开始第二电路的重构。
-
公开(公告)号:CN110915138B
公开(公告)日:2023-07-25
申请号:CN201880047417.X
申请日:2018-06-27
申请人: 日立安斯泰莫株式会社
IPC分类号: H03K19/17792 , H03K19/17728
摘要: 本发明的电子控制装置包括:能够将包括第一电路和第二电路的多个运算电路重构的逻辑电路;按照重构指令进行运算电路的重构和重构后的运算电路的确认的重构控制部;和能够对重构控制部发送重构指令并能够使运算电路执行运算的处理控制部,重构控制部在接收到第一所述重构指令的情况下进行第一电路的重构和确认,处理控制部在重构控制部进行的第一电路的确认已完成的情况下使第一电路执行运算,处理控制部在第一电路的重构完成之后到第一电路的运算完成为止的期间,发送第二所述重构指令来使重构控制部开始第二电路的重构。
-
公开(公告)号:CN113938127A
公开(公告)日:2022-01-14
申请号:CN202111016248.3
申请日:2021-08-31
IPC分类号: H03K19/17792 , H03K19/17764 , G01R31/3185 , G01R31/317
摘要: 本发明提供一种可编程逻辑器件的互连线自校准电路、一种可编程逻辑器件的互连线自校准方法及一种可编程逻辑器件,属于可编程逻辑器件电路领域。互连线自校准电路包括:误码校验模块,用于检测可编程逻辑器件的内部逻辑电路与外部资源的数据交互过程中是否发生误码并生成对应的检测结果;校准模块,用于根据检测结果调整连接内部逻辑电路的互连线的驱动电压。本发明提供的自校准电路能根据误码校验模块的校验结果来调整连接内部逻辑电路的互连线的驱动电压,以调节互连线的速度,实现依据应用场景和应用需求调节互连线的速度,在高速应用模式下提高互连线速度,确保传输可靠性,在低速应用模式下降低互连线速度,节省器件功耗,延长器件寿命。
-
-
-