存储器件及其运行方法
    1.
    发明公开

    公开(公告)号:CN118782109A

    公开(公告)日:2024-10-15

    申请号:CN202311739173.0

    申请日:2023-12-18

    IPC分类号: G11C8/04 G11C8/06 G11C8/08

    摘要: 本公开涉及包括均具有多个存储单元的多个行的存储器件及其操作方法。一种示例方法包括:从存储器控制器接收第一行的激活命令;从所述第一行的每行锤击跟踪(PRHT)区域读取第一计数;更新所述第一计数以生成第一更新计数;将所述第一更新计数与第一阈值和第二阈值之一进行比较以生成比较结果,其中,当所述第一行是与给定行相邻的行时将所述第一更新计数与所述第一阈值进行比较,而当所述第一行不与所述给定行相邻时将所述第一更新计数与所述第二阈值进行比较;基于所述比较结果输出目标行地址;以及对与所述目标行地址相对应的行执行行锤击缓解操作。

    地址计数电路及包括地址计数电路的半导体装置

    公开(公告)号:CN113571108B

    公开(公告)日:2024-08-30

    申请号:CN202011129562.8

    申请日:2020-10-21

    发明人: 李完燮

    IPC分类号: G11C8/04 G11C11/408 G11C16/08

    摘要: 地址计数电路及包括地址计数电路的半导体装置。一种地址计数电路包括:共享地址计数电路,其被配置为通过在计数时钟信号的第一沿和第二沿对外部起始地址进行计数,来生成第一共享地址和第二共享地址;以及锁存电路,其包括多个锁存器,所述多个锁存器被配置为分别共享第一共享地址和第二共享地址,并通过根据多个锁存时钟信号锁存第一共享地址和第二共享地址,来生成多个列地址。

    具有数据元素提升的查找表

    公开(公告)号:CN111406286B

    公开(公告)日:2024-08-27

    申请号:CN201880075362.3

    申请日:2018-12-12

    IPC分类号: G11C8/04 G06F9/30

    摘要: 所描述实施例涉及在数字数据处理器(100)中实施的查找表操作。查找表读取指令从表调用指定数据大小的数据元素,并将所调用数据元素存储在目的地寄存器中的连续槽中。所描述实施例用选定符号或零扩展将数据元素提升到较大大小。源操作数寄存器存储从表开始地址的向量偏移。目的地操作数存储所述查找表读取的结果。所述查找表指令隐含基地址寄存器及配置寄存器。所述基地址寄存器存储表基地址。所述配置寄存器设置各种查找表读取操作参数。

    移位寄存器单元及其驱动方法、移位寄存器及显示装置

    公开(公告)号:CN117789782A

    公开(公告)日:2024-03-29

    申请号:CN202311843660.1

    申请日:2023-12-28

    IPC分类号: G11C8/04

    摘要: 本申请实施例提供了一种移位寄存器单元及其驱动方法、移位寄存器及显示装置。移位寄存器单元包括:驱动电路、传输门、信号输入端以及信号输出端;传输门包括:门输入端、门输出端、第一MOS管和第二MOS管;驱动电路包括:第一驱动输出端和第二驱动输出端;信号输入端与门输入端电连接,门输出端与信号输出端电连接;第一驱动输出端与第一MOS管的栅极电连接;第二驱动输出端与第二MOS管的栅极电连接;其中,第一驱动输出端与第二驱动输出端被配置为输出驱动信号,以控制第一MOS管或者第二MOS管导通或者断开。本申请实施例可以提供能够稳定地输出差异化信号的移位寄存器单元,从而保障显示屏幕的显示刷新率局部差异化的稳定性。

    控制器及其操作方法
    5.
    发明授权

    公开(公告)号:CN110880340B

    公开(公告)日:2024-01-02

    申请号:CN201910489451.9

    申请日:2019-06-06

    发明人: 黄美显 李钟天

    IPC分类号: G11C7/22 G11C8/04 G06F3/06

    摘要: 本申请公开了一种控制器及其操作方法。一种用于输出用于分析输入数据的模式的储存器件包括:数据接收器,其被配置为在多个输入周期的对应输入周期内顺序地接收多个输入数据,每个输入数据包括用于识别数据的模式;模式确定器,其被配置为将被包括在多个输入数据之中的任意一个数据中的模式设置为参考模式,并且基于是否已输入包括与参考模式相同的模式的对应数据来产生控制信号;以及数据储存器,其被配置为以多个输入数据被输入的顺序来储存多个输入数据,并且当已储存对应数据时,基于控制信号来输出捕获数据,所述捕获数据为包括对应数据的已储存数据。

    存储芯片、存储芯片的地址写入方法和测试方法

    公开(公告)号:CN116798471A

    公开(公告)日:2023-09-22

    申请号:CN202210261917.1

    申请日:2022-03-16

    发明人: 李杨 支凡

    摘要: 本公开提供了一种存储芯片、存储芯片的地址写入方法和测试方法,涉及存储器技术领域。其中,存储芯片包括:地址PIN,所述多个地址PIN中的一个被配置为在一个时钟周期内复用,以接收两位地址信息;双边采样电路,与所述地址PIN电连接,所述双边采样电路被配置为在一个所述时钟周期内触发两次地址采样操作,以采集所述两位地址信息。通过本公开的技术方案,能够在不改变地址写入时序的前提下减少存储芯片上地址PIN的布设数量,由于地址PIN的减小,一方面,有利于芯片制程的优化,同时简化布线复杂度,另一方面,测试时存储芯片所占用的探针数量也随之减少,进而有利于提高测试设备并行CP测试的能力。

    计数方法、计数装置以及应用其的计数系统和像素阵列

    公开(公告)号:CN112955955B

    公开(公告)日:2023-01-31

    申请号:CN201980050603.3

    申请日:2019-06-03

    发明人: 雷述宇

    IPC分类号: G11C8/04

    摘要: 本发明的实施方式提供一种计数方法、计数装置以及应用其的计数系统和像素阵列,该计数装置包括:存储模块包括级联的多个存储单元,其中多个存储单元存储有多个累积计数中间值,多个存储单元被配置为至少一组存储单元;运算模块与多个存储单元中的首末组存储单元相连,用于根据接收的计数值和通过末组存储单元输入的累加计数中间值进行运算,获得对应计数对象的当前累加计数中间值,并输出至级联的多个存储单元中的首组存储单元中。其中,多个累积计数中间值循环位移至运算模块与相应的计数值进行运算,直至计数结束则以存储模块中存储的多个当前累加计数中间值作为计数对象对应的多个累积计数结果。

    定序器链接电路系统
    8.
    发明公开

    公开(公告)号:CN115053291A

    公开(公告)日:2022-09-13

    申请号:CN202080090856.6

    申请日:2020-12-17

    摘要: 一种系统可包含多个定序器,其各自经配置以响应于提供到其的相应定序器启用信号的断言来提供数个经定序输出信号。所述系统可包含链接电路系统,其耦合到所述多个定序器。所述链接电路系统可包括逻辑以:响应于由其接收到的主启用信号的断言,根据第一序列断言提供到所述多个定序器的相应定序器启用信号;及响应于所述主启用信号的解除断言,根据第二序列断言提供到所述多个定序器的所述相应定序器启用信号。

    地址计数电路及包括地址计数电路的半导体装置

    公开(公告)号:CN113571108A

    公开(公告)日:2021-10-29

    申请号:CN202011129562.8

    申请日:2020-10-21

    发明人: 李完燮

    IPC分类号: G11C8/04 G11C11/408 G11C16/08

    摘要: 地址计数电路及包括地址计数电路的半导体装置。一种地址计数电路包括:共享地址计数电路,其被配置为通过在计数时钟信号的第一沿和第二沿对外部起始地址进行计数,来生成第一共享地址和第二共享地址;以及锁存电路,其包括多个锁存器,所述多个锁存器被配置为分别共享第一共享地址和第二共享地址,并通过根据多个锁存时钟信号锁存第一共享地址和第二共享地址,来生成多个列地址。