摘要:
A method is provided having the steps of receiving a first pixel signal; generating a first set of bits representative of the first pixel signal; receiving a second pixel signal; and, generating a second set of bits representative of a difference between the first pixel signal and the second pixel signal. An apparatus and system for performing the above method is also provided.
摘要:
Die Erfindung betrifft ein Verfahren zur Wandlung eines analogen Istsignals (S I ) in ein digitales Sollsignal (DS S ) mittels eines zwei Eingangstore (1, 2) und ein Ausgangstor (A) aufweisenden Komparators (K) und eines Digital/Analog-Wandlers (D/A), wobei dem einen Eingangstor (1, 2) des Komparators (K) das zu wandelnde analoge Istsignal (S I ) und dem anderen Eingangstor (2, 1) des Komparators (K) das analoge Ausgangssignal (AS S ) des Digital/Analog-Wandlers (D/A) zugeführt wird. Gemäß der Erfindung wird das dem Digital/Analog-Wandler (D/A) zugeführte digitale Eingangssignal (DS S ) in Abhängigkeit vom dem am Komparatorausgang (A) anliegende Ausgangssignal des Komparators (K) in einer vorgebbaren Anzahl von Iterationsschritten zwischen einer vorgebbaren unteren und einer vorgebbaren oberen Schwelle nach dem Wägeverfahren angepasst, wobei das dem Digital/Analog-Wandler (D/A) jeweils zugeführte digitale Eingangssignal (DS S ) dem digitalen Sollsignal (DS S ) entspricht in welches das analoge Istsignal (S I ) gewandelt wird.
摘要:
A method is provided having the steps of receiving a first pixel signal; generating a first set of bits representative of the first pixel signal; receiving a second pixel signal; and, generating a second set of bits representative of a difference between the first pixel signal and the second pixel signal. An apparatus and system for performing the above method is also provided.
摘要:
An analogue to digital converter comprises a comparator, an up/down counter and a pulse width modulator. The analogue input to the comparator initially causes the counter to count up. The counter output is the converted digital word. The word is used to vary the modulation duty cycle of the modulator output which is compared with the analogue input to the comparator. When the modulator output exceeds the analogue input, the comparator output changes and the counter counts down, maintaining a digital output from the counter at the value of the converted analogue signal.
摘要:
An analogue to digital converter comprises a comparator, an up/down counter and a pulse width modulator. The analogue input to the comparator initially causes the counter to count up. The counter output is the converted digital word. The word is used to vary the modulation duty cycle of the modulator output which is compared with the analogue input to the comparator. When the modulator output exceeds the analogue input, the comparator output changes and the counter counts down, maintaining a digital output from the counter at the value of the converted analogue signal.
摘要:
Mit dem Verfahren zur Spannungs-Frequenz-Wandlung und einer Einrichtung zur Durchführung des Verfahrens läßt sich mit einfachen Mitteln eine äußerst schnelle und hochgenaue Digitalisierung eines Eingangssignals bei großem Frequenzhub erreichen. Eine in den positiven Bereich angehobene Eingangsspannung (U + E ) wird integriert und als integrierte Spannung (U J ) mit einer in äquidistanten Schritten veränderlichen Referenzspannung (U A ) verglichen. Mit der daraus resultierenden Differenzspannung (U D ) wird über ein Regelglied (RG) ein spannungsgesteuerter Oszillator (VCO) beaufschlagt, der eine der Ausgangsspannung des Regelgliedes (RG) proportionale Impulsfolgefrequenz abgibt. Mit jedem Impuls (P) wird die Referenzspannung (U A ) inkrementiert, so daß diese treppenförmig der integrierten Spannung (U J ) folgt. Die Impulsfolgefrequenz der durch den spannungsgesteuerten Oszillator (VCO) erzeugten Impulse (P) ist damit proportional der Eingangsspannung (U E ).