摘要:
Verfahren zur Erzeugung elektrischer Ausgangssignale, die insbesondere zur Ansteuerung eines Elektromotors mittels eines Frequenzumrichters dienen, wobei die Größe der Signale mit einer skalierbaren periodischen Funktion moduliert sind, wobei die Größe der Signale an Stützstellen der Funktion berechnet wird und wobei die Signalgröße an einer Stützstelle berechnet wird durch Addition des Wertes mindestens einer Hilfsvariablen zu der Signalgröße an der vorangegangenen Stützstelle.
摘要:
A method for hierarchical specification and modeling of scheduling in systemlevel simulations. A static scheduler is synthesized by a Virtual Component Codesign (VCC) process and comprises a simple sequential execution of the run functions (1-3) of behavious A-F. The invention addresses the specification aspect by introducing an explicit notion of a scheduler that must be designed as part of the system. A scheduler effectively represents a scheduling policy for an architectural resource. Two orthogal models, one of a scheduler and one of a schedulable, comprise the overall modeling of scheduling in the invention. The two models interact by sending messages to each other via a simple protocol. The protocol itself is implemented by a pair of abstract interfaces, which in turn are implemented in concrete schedulable and scheduler objects in the simulator.
摘要:
A clock reference frequency signal (20) is digitally derived from a base signal (13), then digitally modulated to achieve a modulating reference signal (16). The modulation occurs by ramping the clock reference frequency signal up and down about a desired frequency. The modulation occurs in periodic fashion at a prescribed modulation frequency. Such modulation spreads the electromagnetic energy of the system signals (16, 18) over a band that is a portion of the desired clock frequency. As a result, energy in harmonics of the respective system signals also are spread. When the energy spreading of any system signal or harmonic of such signal occurs over a bandwidth greater than the 120 kHz bandwidth of conventional communication receivers, adverse EMI emissions are reduced.
摘要:
Schaltungsanordnung, bei der jeweils eine von k Verknüpfungszellen einen von k Ausgangszuständen aus zwei von k Eingangszuständen erzeugt. Die Verknüpfungszellen enthalten jeweils zwei Zähler (CT1, CT2; CT3, CT4), bei denen ein über einen seriellen Dateneingang (DI) geladener Zählerstand um einen über einen seriellen Zählweiteneingang (CW) eingegebenen Wert (Z k+1 ) erhöht wird, jeweils einen Komparator (CP1; CP2), der seriell die beiden Zählerstände miteinander vergleicht, jeweils einen Multiplexer (M1; M2), der durch den Komparator (CP1, CP2) gesteuert einen der beiden Zählerstände als Ausgangszustand (B k+1 ; D k+1 ) durchschaltet, und jeweils zwei weitere Multiplexer (M3, M4; M5, M6), die entweder einen seriellen Datenausgang (D0) des jeweiligen Zählers (CT1, CT2, CT3, CT4) oder den jeweils zugeordneten Eingangszustand (A k ; C k ) auf den jeweiligen Zähler (CT1, CT2, CT3, CT4) aufschalten.
摘要翻译:,每个生成的电路装置,其中K细胞从两个k个输入的状态中的k的输出状态中的一个的连接。 连接单元,每个单元包括两个计数器(CT1,CT2; CT3,CT4)在通过串行数据输入(DI)通过串行Zählweiteneingang(CW)输入值装入计数器由一个(Z K + 1),其一个增加时,在每种情况下的比较器 (CP1; CP2),其串联在两个计数器状态相互比较,每一个都具有多路转换器;由所述比较器(CP1,CP2)两个计数器状态作为输出状态的一个控制(M1 M2)(BK + 1; D K + 1)个开关通过, 和另外两个多路复用器,分别为(M3,M4; M5,M6)具有或者一个串行数据输出的各计数器的(D0)(CT1,CT2,CT3,CT4)或分别分配输入状态(阿克; CK)(在相应的计数器 入侵CT1,CT2,CT3,CT4)。
摘要:
A circuit array (18) comprises a plurality of add/carry/select (ACS) circuits (20-23) which operate in parallel to perform an operation required to implement convolutional coding for error correction in a digital communications system. The ACS circuits (20-23) are commonly used in Viterbi decoders. Each ACS circuit of the array operates in serial form with single bit-wide adders which function to implement addition of branch metrics, comparison of accumulated metrics, selection of the smallest accumulated metric for each state in a state machine and maintaining a path history to each state. As a result, interconnect ions between the ACS circuits (20-23) are minimized.
摘要:
Le signal temporel engendré à une configuration périodique définie par un arrangement de motifs précurseurs résultant d'une construction arborescente mettant en oeuvre n applications successives de m lois de composition de types de motif définies chacune par un arrangement spécifique de p types de motif. Cette construction revient à définir une configuration périodique de signal comme une composante "an" du n ième terme Un à plusieurs composantes (an, bn) d'une suite récurrente définie au niveau de chacune de ses composantes par une loi de composition récurrente particulière, le terme initial Uo ayant pour composantes les motifs précurseurs (ao, bo). Les signaux temporels connus sous le nom de fractal résultent d'une construction arborescente de ce genre. Le générateur comporte un circuit d'élaboration de formes élémentaires de signaux (20) correspondant aux définitions des motifs précurseurs, un compteur en base p à m chiffres (30) incrémenté à chaque forme élémentaire de signal délivré par le circuit d'élaboration de formes élémentaires (20) et un circuit de sélection de types de motif (40) qui est piloté par le compteur en base p (30) et contrôle le circuit d'élaboration de formes élémentaires (20).
摘要:
A method for hierarchical specification and modeling of scheduling in systemlevel simulations. A static scheduler is synthesized by a Virtual Component Codesign (VCC) process and comprises a simple sequential execution of the run functions (1-3) of behavious A-F. The invention addresses the specification aspect by introducing an explicit notion of a scheduler that must be designed as part of the system. A scheduler effectively represents a scheduling policy for an architectural resource. Two orthogal models, one of a scheduler and one of a schedulable, comprise the overall modeling of scheduling in the invention. The two models interact by sending messages to each other via a simple protocol. The protocol itself is implemented by a pair of abstract interfaces, which in turn are implemented in concrete schedulable and scheduler objects in the simulator.