摘要:
Mit diskreten Elementen aufgebauten Quarzoszillatoren geben ECL-Pegel ab. TTL-Pegel werden über ECL-TTL-Umsetzer-Bausteine abgeleitet. Es wird eine Verminderung des Leistungsaufwands angestrebt. Der Quarzoszillator (I) wird ausgangsseitig mit einer Emitterfolgerstufe (1) ausgerüstet, die einen pnp-Transistor (4) einen an +5V (2) angeschlossenen Emitterwiderstand (3) und einen geerdeten Kollektorwiderstand (5) enthält. Der Emitter ist mit einem ECL-Pegel-Ausgang (6) und der Kollektor mit einem Kollektoranschluß (7) verbunden. Ein ECL-TTL-Umsetzer (II) enthält einen pnp-Transistor (12), einen mit dem ECL-Pegel-Ausgang (6) über einen ersten Schalter (16) verbundenen Emitterwidertand (11), einen geerdeten Kollektorwiderstand 913), einen die Basis des Transistors (12) mit dem Kollektoranschluß (7) verbindenden Kondensator (8) und einen Basis-Vorspannungserzeuger (10) mit Basis-Vorwiderstand (9). Der Kollektor des Transistors (12) dient als TTL-Pegel-Ausgang (14). Ein zweiter Schalter (17) kann den Kollektorwiderstand (5) kurzschließen. Eine Schaltersteuerung (18) schließt und öffnet beide Schalter (16, 17) gegensinnig. Die Anordnung ist für Anwendung mit einfacher (+5V, Masse) Versorgungsspannung in Digitalsignal-Multiplexgeräten geeignet.
摘要:
A low current CMOS translator arrangement is disclosed that utilizes a low current inverting stage (102), having a peak current requirement, fed by a constant current source (104) at a supply node (+V) that also has a capacitor (106) coupled to it. This low current inverter (102) is useful for a number of applications, including generating a sinusoidal signal when it is coupled to a crystal. When one or more are cascaded and coupled to a square wave input signal, the arrangement becomes a low current translator that level-shifts, or translates, the input signal having a first voltage range to a translated square wave output signal having a second voltage range. In another embodiment called a low current squaring translator, a squaring stage is coupled between the low current inverter and a low current translator that includes one or more inverting stage.s This arrangement is able to achieve an output signal that maintains a precise duty cycle with low noise at a very low current.
摘要:
Zur Erzeugung eines stabilen Rechtecksignals aus einer an einem Spannungsteiler abgegriffenen Meßsignalspannung, die einen Gleichspannungsanteil und einen Wechselspannungsanteil enthält, wird der Fußpunkt (17) des Spannungsteilers (1) über einen Arbeitswiderstand (18) nach Masse geschaltet und parallel zum Arbeitswiderstand (18) die Reihenschaltung eines Widerstandes (19) und eines nach Masse geschalteten Kondensators (22) angeschlossen. Weiterhin ist der Fußpunkt (17) über den Widerstand (19) mit dem negativen Eingang (20) eines Komparators (21) und über einen weiteren Widerstand (23) mit dem positiven Eingang (24) des Komparators (21) verbunden und der Eingang (24) ist über einen Rückkopplungswiderstand (26) mit dessen Ausgang (25) verbunden. Außerdem liegt der Fußpunkt (17) über einen zweiten Spannungsteiler (6) an der Versorgungsspannung (U V ) an, dessen erster Teilerwiderstand aus einer steuerbaren temperaturstabilisierten Zenerdiode (5) besteht, die über den zweiten Teilerwiderstand (4) an der Versorgungsspannung (U V ) liegt und an deren Steuerelektrode (8) die am Teilerpunkt (7) des ersten Spannungsteilers (1) abgegriffene Meßsignalspannung (U M ) liegt.
摘要:
A phase analog encoding system with compensation for the phase shift error inherent in a resolver position transducer (2). The inherent phase shift error in a resolver position transducer is compensated in a time multiplexed fashion by periodically applying a known reference signal (25) or (26) to the resolver and measuring the electrical phase shift across only the resolver. The newly measured value of the inherent electrical phase shift is compared with the last measured value of the inherent electrical phase shift and any deviation is calculated. This deviation is used to determine the appropriate compensation value for the inherent electrical phase shift. The compensation value is subtracted from the resolver phase shift during normal operation resulting in an output signal which is independent of the inherent electrical phase shift error in the resolver position transducer.
摘要:
A low current CMOS translator arrangement is disclosed that utilizes a low current inverting stage (102), having a peak current requirement, fed by a constant current source (104) at a supply node (+V) that also has a capacitor (106) coupled to it. This low current inverter (102) is useful for a number of applications, including generating a sinusoidal signal when it is coupled to a crystal. When one or more are cascaded and coupled to a square wave input signal, the arrangement becomes a low current translator that level-shifts, or translates, the input signal having a first voltage range to a translated square wave output signal having a second voltage range. In another embodiment called a low current squaring translator, a squaring stage is coupled between the low current inverter and a low current translator that includes one or more inverting stage.s This arrangement is able to achieve an output signal that maintains a precise duty cycle with low noise at a very low current.
摘要:
In den Zeitpunkten der Nulldurchgänge (Polaritäts wechsel) einer alternierenden Spannung (zB einer sinus förmigen Wechselspannung) sollen Schaltvorgänge (zB die Umschaltung eines Polwenders) ausgeführt werden. Zu diesem Zweck wird die alternierende Spannung in einer Gleichrichterschaltung, die wenigstens einen Proportional verstärker (V1) und einen an dessen Ausgang angeschlos senes stromrichtungsabhängiges Schwellwertelement (Gleichrichterdiode G) enthält, einer Doppelweggleichrich tung unterworfen. An dem Verbindungspunkt zwischen dem Ausgang des Proportionalverstärkers und dem Schwell wertelement (G) ist wenigstens ein Komparator (K1) mit einem ersten Eingang angeschlossen. An den zweiten Eingang des Komparators (K1) ist eine Referenzspannung angelegt, deren Größe zumindest annähernd dem halben Wert der Schwellenspannung (us) des Schwellwertelemen tes (G) entspricht. Bei jedem Nulldurchgang der alternieren den Spannung (uE) durchläuft das Ausgangssignal des Pro portionalverstärkers (V1) einen durch die Schwellenspan nung (us) des Schwellwertelementes (G) gegebenen Span nungsbereich, in welchem der Gegenkopplungszweig des Proportionalverstärkers (V1) infolge des hohen differentiel len Widerstandes des Schwellwertelementes (G) nicht wirk
摘要:
A signal processor for removing at least one unintended signal component from an input signal (ua) is proposed. The signal processor includes a filter device (130) and a processing device (150). The filter device (130) filters the input signal (u â ) and generates a filtered signal (u f ), which includes the unintended signal component to be removed. The processing device (150) generates an output signal (u m ), which indicates a deviation of the input signal (ua) from the filtered input signal (u f ). By detecting the unintended signal component first an removing this component from the input signal (u â ), the input signal will not be manipulated directly but the unintended signal component in the input signal (u â ) will be compensated. This allows to remove the unintended component from the input signal (u â ) with less distortions of the interesting components in the input signal (u â ).
摘要:
Mit diskreten Elementen aufgebauten Quarzoszillatoren geben ECL-Pegel ab. TTL-Pegel werden über ECL-TTL-Umsetzer-Bausteine abgeleitet. Es wird eine Verminderung des Leistungsaufwands angestrebt. Der Quarzoszillator (I) wird ausgangsseitig mit einer Emitterfolgerstufe (1) ausgerüstet, die einen pnp-Transistor (4) einen an +5V (2) angeschlossenen Emitterwiderstand (3) und einen geerdeten Kollektorwiderstand (5) enthält. Der Emitter ist mit einem ECL-Pegel-Ausgang (6) und der Kollektor mit einem Kollektoranschluß (7) verbunden. Ein ECL-TTL-Umsetzer (II) enthält einen pnp-Transistor (12), einen mit dem ECL-Pegel-Ausgang (6) über einen ersten Schalter (16) verbundenen Emitterwidertand (11), einen geerdeten Kollektorwiderstand 913), einen die Basis des Transistors (12) mit dem Kollektoranschluß (7) verbindenden Kondensator (8) und einen Basis-Vorspannungserzeuger (10) mit Basis-Vorwiderstand (9). Der Kollektor des Transistors (12) dient als TTL-Pegel-Ausgang (14). Ein zweiter Schalter (17) kann den Kollektorwiderstand (5) kurzschließen. Eine Schaltersteuerung (18) schließt und öffnet beide Schalter (16, 17) gegensinnig. Die Anordnung ist für Anwendung mit einfacher (+5V, Masse) Versorgungsspannung in Digitalsignal-Multiplexgeräten geeignet.
摘要:
Die Erfindung betrifft einen Rechteckgenerator mit einem Operationsverstärker zur Erzeugung eines Rechteckpulses aus einer Wechselspannung. Der Impuls/Pausen-Verhältnis des Rechteckpulses soll einstellbar sein und auch bei unterschiedlichen Amplitudenwerten der Wechselspannung konstant bleiben. Hierzu wird vorgeschlagen, bei einer Schaltungsanordnung mit einem Rechteckgenerator mit einem Operationsverstärker (IC) am invertierenden Eingang eine durch Gleichrichtung (D₁) und Siebung (C₁, R₁, R₂) aus der Wechselspannung gewonnene Gleichspannung und am nichtinvertierenden Eingang eine aus der Wechselspannung abgeleitete weitere Spannung anzuschalten. Phasenwinkelmeßgeräte