Anordnung mit einem Oszillator mit ECL-Pegel-Ausgang und mit einem ECL-TTL-Umsetzer
    1.
    发明公开
    Anordnung mit einem Oszillator mit ECL-Pegel-Ausgang und mit einem ECL-TTL-Umsetzer 失效
    排列与ECL电平的输出,并用ECL-TTL转换器的振荡器。

    公开(公告)号:EP0398040A2

    公开(公告)日:1990-11-22

    申请号:EP90107680.2

    申请日:1990-04-23

    IPC分类号: H03K12/00 H03K19/0175

    CPC分类号: H03K19/01806 H03K12/00

    摘要: Mit diskreten Elementen aufgebauten Quarzoszillatoren geben ECL-Pegel ab. TTL-Pegel werden über ECL-TTL-Umsetzer-Bausteine abgeleitet. Es wird eine Verminderung des Leistungsaufwands an­gestrebt.
    Der Quarzoszillator (I) wird ausgangsseitig mit einer Emitter­folgerstufe (1) ausgerüstet, die einen pnp-Transistor (4) einen an +5V (2) angeschlossenen Emitterwiderstand (3) und einen ge­erdeten Kollektorwiderstand (5) enthält. Der Emitter ist mit einem ECL-Pegel-Ausgang (6) und der Kollektor mit einem Kollek­toranschluß (7) verbunden. Ein ECL-TTL-Umsetzer (II) enthält einen pnp-Transistor (12), einen mit dem ECL-Pegel-Ausgang (6) über einen ersten Schalter (16) verbundenen Emitterwidertand (11), einen geerdeten Kollektorwiderstand 913), einen die Basis des Transistors (12) mit dem Kollektoranschluß (7) verbindenden Kondensator (8) und einen Basis-Vorspannungserzeuger (10) mit Basis-Vorwiderstand (9). Der Kollektor des Transistors (12) dient als TTL-Pegel-Ausgang (14). Ein zweiter Schalter (17) kann den Kollektorwiderstand (5) kurzschließen. Eine Schalter­steuerung (18) schließt und öffnet beide Schalter (16, 17) gegensinnig.
    Die Anordnung ist für Anwendung mit einfacher (+5V, Masse) Versorgungsspannung in Digitalsignal-Multiplexgeräten geeignet.

    摘要翻译: 建立了与分立元件输出ECL电平晶体振荡器。 TTL电平经由ECL / TTL转换器芯片的。 其目的是在电力消耗的降低。 晶体振荡器(I)与在(1),其包含一个PNP晶体管(4)在发射极电阻器发射极跟随器级配备在其输出端(3)连接到+ 5V(2),和接地的集电极电阻器(5)的 , 发射极在ECL电平输出(6),连接到与集电体被连接到集电极端子(7)。 一个ECL / TTL转换器(II)包含经由第一开关(16)至接地集电极电阻(13)连接到所述电平ECL输出(6)pnp晶体管(12)发射极电阻器(11),电容器( 8)晶体管(12)的基极连接到集电端子(7)和一个基极偏置发生器(10)具有串联基极电阻器(9)。 晶体管(12)的集电极用作TTL电平输出(14)。 第二开关(17)能短路集电极电阻器(5)。 开关控制(18)关闭,并且在相反的方向打开的两个开关(16,17)。 该装置适合于应用在数字信号多路复用设备的简单的电源电压(5V,土)。

    Low current CMOS translator circuit
    2.
    发明公开
    Low current CMOS translator circuit 失效
    低电流CMOS转换器电路

    公开(公告)号:EP0353492A3

    公开(公告)日:1990-05-23

    申请号:EP89112588.2

    申请日:1989-07-10

    申请人: MOTOROLA, INC.

    CPC分类号: H03K19/018521 H03K12/00

    摘要: A low current CMOS translator arrangement is disclosed that utilizes a low current inverting stage (102), having a peak current requirement, fed by a constant current source (104) at a supply node (+V) that also has a capacitor (106) coupled to it. This low current inverter (102) is useful for a number of applications, including generating a sinusoidal signal when it is coupled to a crystal. When one or more are cascaded and coupled to a square wave input signal, the arrangement becomes a low current translator that level-shifts, or translates, the input signal having a first voltage range to a translated square wave output signal having a second voltage range. In another embodiment called a low current squaring translator, a squaring stage is coupled between the low current inverter and a low current translator that includes one or more inverting stage.s This arrangement is able to achieve an output signal that maintains a precise duty cycle with low noise at a very low current.

    Schaltung zur Formung einer Messsignalspannung in ein Rechtecksignal
    3.
    发明公开
    Schaltung zur Formung einer Messsignalspannung in ein Rechtecksignal 失效
    将测量信号形成平方波信号的电路

    公开(公告)号:EP0285047A3

    公开(公告)日:1989-07-12

    申请号:EP88104922.5

    申请日:1988-03-26

    发明人: Löwel, Helmut

    IPC分类号: H03K12/00 H03K5/08

    CPC分类号: H03K12/00 H03K5/082

    摘要: Zur Erzeugung eines stabilen Rechtecksignals aus einer an einem Spannungsteiler abgegriffenen Meßsignalspannung, die einen Gleichspannungsanteil und einen Wechselspannungsanteil enthält, wird der Fußpunkt (17) des Spannungsteilers (1) über einen Arbeitswiderstand (18) nach Masse geschaltet und parallel zum Arbeitswiderstand (18) die Reihenschaltung eines Widerstandes (19) und eines nach Masse geschalteten Kondensators (22) angeschlossen. Weiterhin ist der Fußpunkt (17) über den Widerstand (19) mit dem negativen Eingang (20) eines Komparators (21) und über einen weiteren Widerstand (23) mit dem positiven Eingang (24) des Komparators (21) verbunden und der Eingang (24) ist über einen Rückkopplungswiderstand (26) mit dessen Ausgang (25) verbunden. Außerdem liegt der Fußpunkt (17) über einen zweiten Spannungsteiler (6) an der Versorgungsspannung (U V ) an, dessen erster Teilerwiderstand aus einer steuerbaren temperaturstabilisierten Zenerdiode (5) besteht, die über den zweiten Teilerwiderstand (4) an der Versorgungsspannung (U V ) liegt und an deren Steuerelektrode (8) die am Teilerpunkt (7) des ersten Spannungsteilers (1) abgegriffene Meßsignalspannung (U M ) liegt.

    PHASE ANALOG ENCODING SYSTEM WITH COMPENSATION
    4.
    发明授权
    PHASE ANALOG ENCODING SYSTEM WITH COMPENSATION 失效
    补偿相位模拟编码系统

    公开(公告)号:EP0165304B1

    公开(公告)日:1992-04-01

    申请号:EP85900395.6

    申请日:1984-12-10

    申请人: MODICON, INC.

    发明人: McNALLY, Paul, F.

    IPC分类号: G08C19/16 G05B1/06 H03K12/00

    CPC分类号: G08C19/46

    摘要: A phase analog encoding system with compensation for the phase shift error inherent in a resolver position transducer (2). The inherent phase shift error in a resolver position transducer is compensated in a time multiplexed fashion by periodically applying a known reference signal (25) or (26) to the resolver and measuring the electrical phase shift across only the resolver. The newly measured value of the inherent electrical phase shift is compared with the last measured value of the inherent electrical phase shift and any deviation is calculated. This deviation is used to determine the appropriate compensation value for the inherent electrical phase shift. The compensation value is subtracted from the resolver phase shift during normal operation resulting in an output signal which is independent of the inherent electrical phase shift error in the resolver position transducer.

    Low current CMOS translator circuit
    5.
    发明公开
    Low current CMOS translator circuit 失效
    CMOS-Umsetzungsschaltung mit geringem Strom。

    公开(公告)号:EP0353492A2

    公开(公告)日:1990-02-07

    申请号:EP89112588.2

    申请日:1989-07-10

    申请人: MOTOROLA, INC.

    CPC分类号: H03K19/018521 H03K12/00

    摘要: A low current CMOS translator arrangement is disclosed that utilizes a low current inverting stage (102), having a peak current requirement, fed by a constant current source (104) at a supply node (+V) that also has a capacitor (106) coupled to it. This low current inverter (102) is useful for a number of applications, including generating a sinusoidal signal when it is coupled to a crystal. When one or more are cascaded and coupled to a square wave input signal, the arrangement becomes a low current translator that level-shifts, or translates, the input signal having a first voltage range to a translated square wave output signal having a second voltage range.
    In another embodiment called a low current squaring translator, a squaring stage is coupled between the low current inverter and a low current translator that includes one or more inverting stage.s This arrangement is able to achieve an output signal that maintains a precise duty cycle with low noise at a very low current.

    摘要翻译: 公开了一种低电流CMOS转换器装置,其利用具有峰值电流要求的低电流反相级(102),其由恒定电流源(104)在还具有电容器(106)的电源节点(+ V)馈电, 加上它 该低电流逆变器(102)对于许多应用是有用的,包括当耦合到晶体时产生正弦信号。 当一个或多个级联并耦合到方波输入信号时,该装置变成低电平转换器,其将具有第一电压范围的输入信号电平移位或转换成具有第二电压范围的平移方波输出信号 。 在称为低电流平方转换器的另一实施例中,平方级耦合在低电流逆变器和包括一个或多个反相级的低电流转换器之间。该布置能够实现维持精确占空比的输出信号, 在非常低的电流下的低噪声。

    Circuit arrangement for generating a digital signal which characterizes predetermined amplitude values, particularly the zero passages (polarity reversals) of an alternating voltage
    6.
    发明公开
    Circuit arrangement for generating a digital signal which characterizes predetermined amplitude values, particularly the zero passages (polarity reversals) of an alternating voltage 失效
    用于产生数字信号的电路布置,其特征在于预测的幅度值,特别是交替电压的零通道(极性反转)

    公开(公告)号:EP0060324A3

    公开(公告)日:1982-10-27

    申请号:EP81108727

    申请日:1981-10-22

    发明人: NICOLAUS, ROBERT

    CPC分类号: H03K5/1536

    摘要: In den Zeitpunkten der Nulldurchgänge (Polaritäts wechsel) einer alternierenden Spannung (zB einer sinus förmigen Wechselspannung) sollen Schaltvorgänge (zB die Umschaltung eines Polwenders) ausgeführt werden. Zu diesem Zweck wird die alternierende Spannung in einer Gleichrichterschaltung, die wenigstens einen Proportional verstärker (V1) und einen an dessen Ausgang angeschlos senes stromrichtungsabhängiges Schwellwertelement (Gleichrichterdiode G) enthält, einer Doppelweggleichrich tung unterworfen. An dem Verbindungspunkt zwischen dem Ausgang des Proportionalverstärkers und dem Schwell wertelement (G) ist wenigstens ein Komparator (K1) mit einem ersten Eingang angeschlossen. An den zweiten Eingang des Komparators (K1) ist eine Referenzspannung angelegt, deren Größe zumindest annähernd dem halben Wert der Schwellenspannung (us) des Schwellwertelemen tes (G) entspricht. Bei jedem Nulldurchgang der alternieren den Spannung (uE) durchläuft das Ausgangssignal des Pro portionalverstärkers (V1) einen durch die Schwellenspan nung (us) des Schwellwertelementes (G) gegebenen Span nungsbereich, in welchem der Gegenkopplungszweig des Proportionalverstärkers (V1) infolge des hohen differentiel len Widerstandes des Schwellwertelementes (G) nicht wirk

    摘要翻译: 在交流电压(例如正弦交流电压)的零转换(极性反转)的时刻,将进行切换处理(例如极性反转器的切换)。 为此,在包含至少一个比例放大器(V1)和一个电流方向依赖阈值元件(整流二极管G)的整流器电路中对交流电压进行双向整流,该阈值元件连接到 后者。 具有第一输入的至少一个比较器(K1)连接到比例放大器的输出端与阈值元件(G)之间的结。 至少近似对应于阈值元件(G)的阈值电压(μ)的值的一半的参考电压被施加到比较器(K1)的第二输入端。 在交流电压(uE)的每个零转变时,比例放大器(V1)的输出信号通过由阈值元件(G)的阈值电压(us)给出的电压范围,其中反馈支路 比例放大器(V1)由于阈值元件(G)的高差分电阻而不起作用,使得该电压范围内的输出电压(uA)的变化率对应于输入电压的变化率( uE)乘以比例放大器(V1)的空载增益,并相应地非常高。 结果,比较器(K1)在零转换时非常精确地切换,并在其输出端(P1)提供所需的数字开关信号。

    DEVICE AND METHOD FOR OFFSET COMPENSATION BASED ON HYSTERESIS TRACKING
    7.
    发明公开
    DEVICE AND METHOD FOR OFFSET COMPENSATION BASED ON HYSTERESIS TRACKING 审中-公开
    有关HYSTERESENACHVERFOLGUNG基于设备和方法偏移补偿

    公开(公告)号:EP2327155A2

    公开(公告)日:2011-06-01

    申请号:EP09804060.3

    申请日:2009-08-21

    申请人: NXP B.V.

    IPC分类号: H03H19/00 H03K12/00 H03M1/12

    摘要: A signal processor for removing at least one unintended signal component from an input signal (ua) is proposed. The signal processor includes a filter device (130) and a processing device (150). The filter device (130) filters the input signal (u
    â ) and generates a filtered signal (u
    f ), which includes the unintended signal component to be removed. The processing device (150) generates an output signal (u
    m ), which indicates a deviation of the input signal (ua) from the filtered input signal (u
    f ). By detecting the unintended signal component first an removing this component from the input signal (u
    â ), the input signal will not be manipulated directly but the unintended signal component in the input signal (u
    â ) will be compensated. This allows to remove the unintended component from the input signal (u
    â ) with less distortions of the interesting components in the input signal (u
    â ).

    Anordnung mit einem Oszillator mit ECL-Pegel-Ausgang und mit einem ECL-TTL-Umsetzer
    9.
    发明公开
    Anordnung mit einem Oszillator mit ECL-Pegel-Ausgang und mit einem ECL-TTL-Umsetzer 失效
    具有ECL输出和ECL-TTL转换器的振荡器的设备

    公开(公告)号:EP0398040A3

    公开(公告)日:1991-03-06

    申请号:EP90107680.2

    申请日:1990-04-23

    IPC分类号: H03K12/00 H03K19/0175

    CPC分类号: H03K19/01806 H03K12/00

    摘要: Mit diskreten Elementen aufgebauten Quarzoszillatoren geben ECL-Pegel ab. TTL-Pegel werden über ECL-TTL-Umsetzer-Bausteine abgeleitet. Es wird eine Verminderung des Leistungsaufwands an­gestrebt. Der Quarzoszillator (I) wird ausgangsseitig mit einer Emitter­folgerstufe (1) ausgerüstet, die einen pnp-Transistor (4) einen an +5V (2) angeschlossenen Emitterwiderstand (3) und einen ge­erdeten Kollektorwiderstand (5) enthält. Der Emitter ist mit einem ECL-Pegel-Ausgang (6) und der Kollektor mit einem Kollek­toranschluß (7) verbunden. Ein ECL-TTL-Umsetzer (II) enthält einen pnp-Transistor (12), einen mit dem ECL-Pegel-Ausgang (6) über einen ersten Schalter (16) verbundenen Emitterwidertand (11), einen geerdeten Kollektorwiderstand 913), einen die Basis des Transistors (12) mit dem Kollektoranschluß (7) verbindenden Kondensator (8) und einen Basis-Vorspannungserzeuger (10) mit Basis-Vorwiderstand (9). Der Kollektor des Transistors (12) dient als TTL-Pegel-Ausgang (14). Ein zweiter Schalter (17) kann den Kollektorwiderstand (5) kurzschließen. Eine Schalter­steuerung (18) schließt und öffnet beide Schalter (16, 17) gegensinnig. Die Anordnung ist für Anwendung mit einfacher (+5V, Masse) Versorgungsspannung in Digitalsignal-Multiplexgeräten geeignet.

    Rechteckgenerator
    10.
    发明公开
    Rechteckgenerator 失效
    Rechteckgenerator。

    公开(公告)号:EP0319104A2

    公开(公告)日:1989-06-07

    申请号:EP88202730.3

    申请日:1988-11-30

    发明人: Behler, Thomas

    IPC分类号: H03K12/00 H03K5/08 G01R19/175

    CPC分类号: H03K12/00 H03K5/082

    摘要: Die Erfindung betrifft einen Rechteckgenerator mit einem Operationsverstärker zur Erzeugung eines Rechteckpulses aus einer Wechselspannung. Der Impuls/Pausen-Verhältnis des Rechteckpulses soll ein­stellbar sein und auch bei unterschiedlichen Amplitu­denwerten der Wechselspannung konstant bleiben.
    Hierzu wird vorgeschlagen, bei einer Schaltungsanord­nung mit einem Rechteckgenerator mit einem Operationsverstärker (IC) am invertierenden Eingang eine durch Gleichrichtung (D₁) und Siebung (C₁, R₁, R₂) aus der Wechsel­spannung gewonnene Gleichspannung und am nichtinver­tierenden Eingang eine aus der Wechselspannung abge­leitete weitere Spannung anzuschalten.
    Phasenwinkelmeßgeräte

    摘要翻译: 本发明涉及一种方波发生器,其包括用于从交流电压产生方波脉冲的运算放大器。 即使当交流电压的振幅值不同时,方波脉冲的标记/空位比应该是可调整的并且保持恒定。 为此,建议在反相输入端连接通过整流和滤波从交流电压获得的直流电压,以及在包括方波发生器的电路装置中的非反相输入处的来自交流电压的另一电压 配有运算放大器。 相角测量仪器。