摘要:
Um die Dauer des Bestehens einer über einen Signalumsetzer (z.B. TTU1) verlaufenden Verbindung zwischen mit voneinander verschiedenen Datenübertragungsprozeduren arbeitenden Teilnehmerstellen (Tx, Ttx) einer Datenvermittlungsanlage (EDS) zu ermitteln, wird die Dauer des Bestehens einer Verbindung zwischen einer Datensignale abgebenden Teilnehmerstelie (Tx bzw. Ttx) und dem Signalumsetzer (TTU1) in der Datenvermittlungsanlage (EDS) ermittelt, und die Dauer der für das Weiterleiten der gespeicherten Datensignale zu der anderen Teilnehmerstelle (Ttx bzw. Tx) hin erforderlichen Zeitspanne wird in dem Signalumsetzer (TTU1) ermittelt. Nach dem Weiterleiten der Datensignale werden die im Signalumsetzer (TTU1) ermittelten Angaben an die Datenvermittlungsanlage (EDS) übertragen, die aus diesen Angaben und aus den in ihr bereits vorhandenen Angaben eine Gesamtverbindungsdauer ermittelt.
摘要:
A high speed data bus system for communication among various functional units (10). The functional units are mounted in immediately adjacent connectors (25) on the backplane (Fig. 4) to define a populated section of effective characteristic impedance Z0' and one or two unpopulated sections of impedance Z0. A populated end of the transmission line (40) is resistively terminated with a resistance corresponding to Z0' (65) while the unpopulated end is terminated with a resistance corresponding to Z0 (67). The border between the populated and unpopulated sections is terminated with a resistance corresponding to 1/(1Z0'-1/Z0) (68), thus eliminating signal reflections. Driver gating circuitry (Fig. 9B) responsive to first and second data input signals, an enable signal, and a conditional inversion input signal performs multiple levels of gating with minimum of propagation delay. The preferred differential receiver (Fig. 10B) amplifies a relatively low level differential input signal and performs an exclusive OR function with a conditional inversion signal. To implement the indivisibility of transfers the control logic for each port includes screening circuitry (190) responsive to the state of the port's buffers (180), and further responsive to flags from the functional unit for selectively accepting or rejecting bus information, and further includes screening constraint circuitry (230) ensure that the port accepts all or none of the information that makes up the transfer. Depending on the flag, the rejection may be total, or may apply only to a designated class of transfers.
摘要:
Zum Übertragen von Datensignalen zwischen Teilnehmerstellen (Tx, Ttx) einer Datenvermittlungsanlage (EDS), die über eine Signalbehandlungseinrichtung (SBE) dadurch Datensignale austauschen, daß im Zuge einer ersten Verbindung von einer der Teilnehmerstellen abgegebene Datensignale zu der Signalbehandlungseinrichtung hin übertragen werden und daß im Zuge mindestens einer zweiten Verbindung die Datensignale nach einer Behandlung von der Signalbehandlungseinrichtung her an mindestens eine zweite Teilnehmerstelle (Ttx) weitergeleitet werden, ist vorgesehen, daß in der Datenvermittlungsanlage lediglich die Dauer des Bestehens der ersten Verbindung ermittelt wird. Die Dauer des Bestehens der zweiten Verbindung(en) wird dagegen in der Signalbehandlungseinrichtung erfaßt. Nach dem Abbau der zweiten Verbindung(en) werden von der Signalbehandlungseinrichtung her über einen ggf. von den Übertragungskanälen der Signalbehandlungseinrichtung verschiedenen Sonderkanal im Zuge einer gesonderten Verbindung Angaben bezüglich der Dauer des Bestehens der zweiten Verbindung(en) zu der Datenvermittlungsanlage hin übertragen. In dieser wird dann aus diesen Angaben und den dort bereits vorliegenden Angaben eine Gesamtverbindungsdauer ermittelt.
摘要:
Bei der Übertragung von Datensignalen zwischen Teilnehmerstellen (Tx, Ttx) einer Datenvermittlungsanlage (EDS), die Datensignale über eine Signalbehandlungseinrichtung - (SBE) im Zuge mindestens zweier Teilverbindungen austauschen, ist vorgesehen, daß in der Datenvermittlungsanlage lediglich die Dauer des Bestehens einer der Verbindungen ermittelt wird. Die Dauer des Bestehens der verbleibenden Verbindung(en) wird dagegen in der SignaJbehandlungseinrichtung erfaßt. Nach der Einspeicherung der DatensignaJe in die Signalbehandlungseinrichtung wird über einen ggf. von den Übertragungskanälen (K1 bis Kn) verschiedenen Sonderkanal (USART3) im Zuge einer gesonderten Verbindung ein Meldesignal zu der Datenvermittlungsanlage hin übertragen. Auf den Empfang des MeldesignaJs hin werden dann von der Datenvermittlungsanlage die von ihr erfaßten Angaben bezüglich der Dauer des Bestehens der das Meldesignal betreffenden Verbindung zu der SignaJbehandlungseinrichtung hin übertragen. In dieser wird aus diesen Angaben und den dort bereits vorliegenden Angaben eine Gesamtverbindungsdauer ermittelt.
摘要:
A high speed data bus system for communication among various functional units (10). The functional units are mounted in immediately adjacent connectors (25) on the backplane (Fig. 4) to define a populated section of effective characteristic impedance Z0' and one or two unpopulated sections of impedance Z0. A populated end of the transmission line (40) is resistively terminated with a resistance corresponding to Z0' (65) while the unpopulated end is terminated with a resistance corresponding to Z0 (67). The border between the populated and unpopulated sections is terminated with a resistance corresponding to 1/(1Z0'-1/Z0) (68), thus eliminating signal reflections. Driver gating circuitry (Fig. 9B) responsive to first and second data input signals, an enable signal, and a conditional inversion input signal performs multiple levels of gating with minimum of propagation delay. The preferred differential receiver (Fig. 10B) amplifies a relatively low level differential input signal and performs an exclusive OR function with a conditional inversion signal. To implement the indivisibility of transfers the control logic for each port includes screening circuitry (190) responsive to the state of the port's buffers (180), and further responsive to flags from the functional unit for selectively accepting or rejecting bus information, and further includes screening constraint circuitry (230) ensure that the port accepts all or none of the information that makes up the transfer. Depending on the flag, the rejection may be total, or may apply only to a designated class of transfers.