-
公开(公告)号:JP6487433B2
公开(公告)日:2019-03-20
申请号:JP2016526976
申请日:2014-07-07
Applicant: クアルコム,インコーポレイテッド
Inventor: スティーヴン・エム・ミレンドーフ , キャメロン・エー・マクドナルド
-
公开(公告)号:JP2016525836A
公开(公告)日:2016-08-25
申请号:JP2016526976
申请日:2014-07-07
Applicant: クアルコム,インコーポレイテッド
Inventor: スティーヴン・エム・ミレンドーフ , キャメロン・エー・マクドナルド
CPC classification number: H04L9/0637 , H04L9/003 , H04L9/0631 , H04L2209/24
Abstract: 本明細書の方法は、局における暗号化鍵更新のためのものである。本方法では、第1のデータブロックは、第1の暗号化されたデータブロックを生成するために、第1の複数のラウンドにわたって第1の複数のラウンド鍵を使用して暗号化され、第1の複数のラウンド鍵は、初期ブロック鍵に基づいて生成される。第1の複数のラウンド鍵のうちの1つのラウンド鍵は、第1の導出ブロック鍵の基礎として使用するために保持される。第2のデータブロックは、第2の暗号化されたデータブロックを生成するために、第2の複数のラウンドにわたって第2の複数のラウンド鍵を使用して暗号化され、第2の複数のラウンド鍵は、第1の導出ブロック鍵に基づいて生成される。第2の複数のラウンド鍵のうちの1つのラウンド鍵は、第2の導出ブロック鍵の基礎として使用するために保持され得る。
Abstract translation: 本文的方法可用于在站中的加密密钥更新。 在该方法中,第一数据块以产生第一加密数据块进行加密,使用第一多个轮密钥在第一多个轮,所述第一 多个循环密钥的生成是基于所述初始块密钥。 所述第一多个轮密钥中的一个回合密钥被保留用作用于所述第一推导块密钥的基础。 第二数据块,以产生第二加密的数据块,在第二多个使用所述第二多个轮密钥轮是加密的,所述第二多个轮 关键是基于所述第一推导块密钥生成的。 所述第二多个轮密钥中的一个轮密钥可被保留用作第二推导块密钥的基础。
-
公开(公告)号:JP2013537679A
公开(公告)日:2013-10-03
申请号:JP2013523306
申请日:2011-08-03
Applicant: クアルコム,インコーポレイテッド
Inventor: ハリ・エム・ラオ , ジュン・ピル・キム , スン・エイチ・カン , シャオチュン・ジュウ , テ・ヒュン・キム , カンホ・イ , シア・リ , ワ・ナム・フ , ウーヤン・ハオ , ジュンウォン・ス , ニコラス・ケー・ユ , マシュー・マイケル・ノワク , スティーヴン・エム・ミレンドーフ , アザフ・アシュケナジ
IPC: G11C17/14 , G11C11/15 , H01L21/8246 , H01L27/105 , H01L43/08
CPC classification number: G11C11/16 , G11C11/14 , G11C11/1655 , G11C11/1659 , G11C11/1673 , G11C11/1675 , G11C17/02 , G11C17/16 , G11C29/027
Abstract: 第1の磁気トンネル接合構造(MTJ)と第2のMTJとを有するビットセルにおいて非可逆状態を生成する方法は、ビットセルの第1のMTJに、ビットセルの第2のMTJにプログラム電圧を印加せずにプログラム電圧を印加することを含む。 メモリデバイスは、第1のMTJおよび第2のMTJを有するビットセルと、ビットセルの第1のMTJおよび第2のMTJの選択された一方にプログラム信号を印加することによってビットセルにおいて非可逆状態を生成するように構成されたプログラミング回路とを含む。
-
4.第1の磁気トンネル接合構造および第2の磁気トンネル接合構造を有するビットセルにおける非可逆状態の生成 有权
Title translation: 具有第一磁隧道结结构和第二磁隧道结结构中的位单元的不可逆状态的代公开(公告)号:JP5670570B2
公开(公告)日:2015-02-18
申请号:JP2013523306
申请日:2011-08-03
Applicant: クアルコム,インコーポレイテッド
Inventor: ハリ・エム・ラオ , ジュン・ピル・キム , スン・エイチ・カン , シャオチュン・ジュウ , テ・ヒュン・キム , カンホ・イ , シア・リ , ワ・ナム・フ , ウーヤン・ハオ , ジュンウォン・ス , ニコラス・ケー・ユ , マシュー・マイケル・ノワク , スティーヴン・エム・ミレンドーフ , アザフ・アシュケナジ
CPC classification number: G11C11/16 , G11C11/14 , G11C11/1655 , G11C11/1659 , G11C11/1673 , G11C11/1675 , G11C17/02 , G11C17/16 , G11C29/027
-
公开(公告)号:JP2013524633A
公开(公告)日:2013-06-17
申请号:JP2013502754
申请日:2011-03-29
Applicant: クアルコム,インコーポレイテッド
Inventor: スティーヴン・エム・ミレンドーフ , マイケル・ケー・バテンバーグ , サラス・チャンドラ・カサーラ
Abstract: A system and method to control a power on reset signal is disclosed. In a particular embodiment, a power on reset circuit includes a first linear feedback shift register and a second linear feedback shift register. The first linear feedback shift register is configured to operate at least partially in parallel with the second linear feedback shift register.
-
-
-
-